文档视界 最新最全的文档下载
当前位置:文档视界 › 相联存储器的设计

相联存储器的设计

相联存储器的设计
相联存储器的设计

沈阳航空航天大学

课程设计报告

课程设计名称:计算机组成原理课程设计课程设计题目:相联存储器的设计

院(系):计算机学院

专业:计算机科学与技术

班级:

学号:

姓名:木代佳人,日月同辉

指导教师:杨华

完成日期:2010年1月15日

目录

第1章总体设计方案 (2)

1.1设计原理 (2)

1.2设计思路 (3)

1.3设计环境 (4)

第2章详细设计方案 (5)

2.1顶层方案图的设计与实现 (5)

2.1.1创建顶层图形设计文件 (5)

2.1.2器件的选择与引脚锁定 (5)

2.1.3编译、综合、适配 (6)

2.2功能模块的设计与实现 (6)

2.2.1 输入寄存器的实现 (7)

2.2.2存储体的设计与实现 (8)

2.2.3 比较寄存器的实现 (10)

2.2.4查找结果寄存器的实现 (12)

2.3仿真调试 (14)

第3章编程下载与硬件测试 (15)

3.1编程下载 (15)

3.2硬件测试及结果分析 (15)

参考文献 (17)

附录(电路原理图) (18)

第1章 总体设计方案

1.1 设计原理

相联存储器(Content Addressed Memory),它是一种按内容访问的存储器,可以根据数据记录地一部分内容查找其它部分的内容。在相联存储器中,每个存储的数据记录都是固定长度的字。存储字中的每个个位或者字段都可以作为检索的依据(关键字)。

相联存储器的结构框图如图1.1所示。它主要实现将输入寄存器的信息与存储体的信息作比较,相匹配的置为“1”,不匹配的置为“0”, 将结果送入查找结果寄存器(SRR)中,并输出结果。

1.2 设计思路

根据相联存储器的原理特点,即按照内容寻址,因此可以将相联存储器分为输入寄存器

图1.1 相联存储器原理框图

以下几个部分:输入寄存器,译码选择电路,存储体,比较寄存器,查找结果寄存器。

输入寄存器:用来存放检索字,字的位数和相联存储器的存储单元位数相等。

译码选择电路:用3-8译码器进行译码电路选择,如当置输入端B2B1B0为“000”,时钟脉冲信号为高电位时,可以向存储体第一个单元地址输入八位二进制的字信息;同时其他的存储单元的信息被屏蔽掉。

存储体(AMU):用于存放待检索的数据,由高速半导体存储器构成,以求快速存取。

比较寄存器(CR):将检索的内容和从存储体中读出的所有单元内容的相应位进行比较,如果有某个存储单元的信息和检索项一致,就把符合寄存器的相应位置“1”,表示该字匹配;否则置“0”,表示不匹配。

查找结果寄存器(SRR):用来存放按检索项的信息检索从存储体中与之符合的单元地址,其位数等于相联存储器的存储单元位数,每一位对应一个存储单元,位的序数即为相联存储器的单元地址。

设存储体由8个字构成,字长为8位的二进制数。CR为比较寄存器,字长也为8位,存放要比较的两个数。首先向输入寄存器输入一个八位二进制的字,然后通过三八译码器选择电路依次将八个八位二进制数输入到存储体中。将输入到输入寄存器的字通过比较寄存器分别与存储体里的八个字检索比较,若匹配,则输出信号置1,否则置0。匹配信号通过查找结果寄存器(SRR)输出,我们就能找到匹配的那个字。

若存储体八个单元存储的数据分别为00001000、00001001、00010000、00010001、00010010、00010011、00010001, 00010000,输入寄存器中的存储数据是00010001,通过比较器CR进行比较之后,可以知道发现检索数据与存储体中的第四个单元和第八个单元的内容一致,所以结果查找寄存器SRR中的第四个单元和第八个单元置为“1”,其余的置“0”,则匹配结果输出为:01001000。

1.3 设计环境

·硬件环境:伟福COP2000型计算机组成原理实验仪、XCV200实验板、微机。

·EDA环境:Xilinx foundation f3.1设计软件、COP2000仿真软件。

图1.2Xilinx foundation f3.1设计平台

图 1.3 COP2000计算机组成原理集成调试软件

第2章详细设计方案

2.1 顶层方案图的设计与实现

该设计方案以原理图输入方式设计出顶层方案图,以此实现相联存储器相关的逻辑功能,在XCV200可编程逻辑芯片上实现电路。在Xilinx foundation f3.1开发环境上设计好电路图,把输入/输出信号分别定位到XCV200芯片指定的引脚上,完成芯片的引脚的锁定。

2.1.1创建顶层图形设计文件

根据相联存储器的相关功能,顶层图形文件由以下器件组成:十个寄存器(FD8CE),一个3:8译码器(D3-8E)、八个CR比较器(COMP8)、二十个输入端口和八个输出端口封装而成的一个完整的设计实体。该方案在Xilinx foundation f3.1软件环境下进行软件的设计,实现顶层图形文件。

2.1.2器件的选择与引脚锁定

(1)器件的选择

由于所提供的硬件设计环境是基于伟福COP2000型计算机组成原理实验仪和XCV200实验板,因此采用的目标芯片为Xlinx XCV200可编程逻辑芯片。

(2)引脚锁定

根据引脚分配表,把顶层图形文件中的输入/输出信号依次安排到Xlinx XCV200芯片指定的引脚上,实现芯片的引脚锁定,各信号及Xlinx XCV200芯片引脚对应关系如表2.1所示。

相联存储器的设计

沈阳航空航天大学 课程设计报告 课程设计名称:计算机组成原理课程设计课程设计题目:相联存储器的设计 院(系):计算机学院 专业:计算机科学与技术 班级: 学号: 姓名:木代佳人,日月同辉 指导教师:杨华 完成日期:2010年1月15日

目录 第1章总体设计方案 (2) 1.1设计原理 (2) 1.2设计思路 (3) 1.3设计环境 (4) 第2章详细设计方案 (5) 2.1顶层方案图的设计与实现 (5) 2.1.1创建顶层图形设计文件 (5) 2.1.2器件的选择与引脚锁定 (5) 2.1.3编译、综合、适配 (6) 2.2功能模块的设计与实现 (6) 2.2.1 输入寄存器的实现 (7) 2.2.2存储体的设计与实现 (8) 2.2.3 比较寄存器的实现 (10) 2.2.4查找结果寄存器的实现 (12) 2.3仿真调试 (14) 第3章编程下载与硬件测试 (15) 3.1编程下载 (15) 3.2硬件测试及结果分析 (15) 参考文献 (17) 附录(电路原理图) (18)

第1章 总体设计方案 1.1 设计原理 相联存储器(Content Addressed Memory),它是一种按内容访问的存储器,可以根据数据记录地一部分内容查找其它部分的内容。在相联存储器中,每个存储的数据记录都是固定长度的字。存储字中的每个个位或者字段都可以作为检索的依据(关键字)。 相联存储器的结构框图如图1.1所示。它主要实现将输入寄存器的信息与存储体的信息作比较,相匹配的置为“1”,不匹配的置为“0”, 将结果送入查找结果寄存器(SRR)中,并输出结果。 1.2 设计思路 根据相联存储器的原理特点,即按照内容寻址,因此可以将相联存储器分为输入寄存器 图1.1 相联存储器原理框图

第3章习题--存储系统

第3章存储系统 一.判断题 1.计算机的主存是由RAM和ROM两种半导体存储器组成的。 2.CPU可以直接访问主存,而不能直接访问辅存。 3.外(辅)存比主存的存储容量大、存取速度快。 4.动态RAM和静态RAM都是易失性半导体存储器。 5.Cache的功能全部由硬件实现。 6.引入虚拟存储器的目的是为了加快辅存的存取速度。 7.多体交叉存储器主要是为了解决扩充容量的问题。 8.Cache和虚拟存储器的存储管理策略都利用了程序的局部性原理。 9.多级存储体系由Cache、主存和辅存构成。 10.在虚拟存储器中,当程序正在执行时,由编译器完成地址映射。 二.选择题 1.主(内)存用来存放。 A.程序 B.数据 C.微程序 D.程序和数据 2.下列存储器中,速度最慢的是。 A.半导体存储器 B.光盘存储器 C.磁带存储器 D.硬盘存储器 3.某一SRAM芯片,容量为16K×1位,则其地址线有。 A.14根 B.16K根 C.16根 D.32根 4.下列部件(设备)中,存取速度最快的是。 A.光盘存储器 B.CPU的寄存器 C.软盘存储器 D.硬盘存储器 5.在主存和CPU之间增加Cache的目的是。 A.扩大主存的容量 B.增加CPU中通用寄存器的数量 C.解决CPU和主存之间的速度匹配 D.代替CPU中的寄存器工作 6.计算机的存储器采用分级存储体系的目的是。 A.便于读写数据 B.减小机箱的体积 C.便于系统升级 D.解决存储容量、价格与存取速度间的矛盾 7.相联存储器是按进行寻址的存储器。 A.地址指定方式 B.堆栈存取方式 C.内容指定方式 D.地址指定与堆栈存取方式结合 8.某SRAM芯片,其容量为1K×8位,加上电源端和接地端后,该芯片的引出线的最少数目应为。 A.23 B.25 C.50 D.20 9.常用的虚拟存储器由两级存储器组成,其中辅存是大容量的磁表面存储器。 A.主存—辅存 B.快存—主存 C.快存—辅存 D.通用寄存器—主存 10.在Cache的地址映射中,若主存中的任意一块均可映射到Cache内的任意一快的位置上,则这种方法称为。 A.全相联映射 B.直接映射 C.组相联映射 D.混合映射 三.填空题

计算机组成原理相联存储器的设计

沈阳航空航天大学课程设计报告 目录 第1章总体设计方案 (2) 1.1设计原理 (2) 1.2设计思路 (3) 1.3设计环境 (4) 第2章详细设计方案 (5) 2.1顶层方案图的设计与实现 (5) 2.1.1创建顶层图形设计文件 (5) 2.1.2器件的选择与引脚锁定 (5) 2.1.3编译、综合、适配 (6) 2.2功能模块的设计与实现 (7) 2.2.1 输入寄存器的实现 (7) 2.2.2存储体的设计与实现 (8) 2.2.3 数字比较器的实现 (10) 2.2.4查找结果寄存器的实现 (12) 2.3仿真调试 (13) 第3章编程下载与硬件测试 (15) 3.1编程下载 (15) 3.2硬件测试及结果分析 (15) 参考文献 (17) 附录(电路原理图) (18)

第1章 总体设计方案 1.1 设计原理 相联存储器(C ontent Addressed Memory ),它是一种按内容访问的存储器,可以根据数据记录地一部分内容查找其它部分的内容。在相联存储器中,每个存储的数据记录都是固定长度的字,每个字由若干字段组成,每个字段描述了用一个对象的属性,也称一个内容。 相联存储器的结构框图如图1.1所示。 它主要实现将输入寄存器(CR)的信息与存储体的信息作比较,相匹配的置为“1”,不匹配的置为“0”, 将结果送入查找结果寄存器(SRR)中,并输出结果。 图1.1 相联存储器原理框图

1.2 设计思路 根据相联存储器的原理特点,即按照内容寻址,因此可以将相联存储器分为以下几个部分:输入寄存器,译码选择电路,存储体,数字比较器,查找结果寄存器。 输入寄存器(CR):用来存放检索字,其位数和相联存储器的字长相等。 译码选择电路:用3-8译码器进行译码电路选择,如当置输入端B2B1B0为“000”,时钟脉冲信号为高电位时,可以向存储体第一个单元地址输入八位二进制的字信息,同时其他的存储单元的信息被屏蔽掉。当置输入端B2B1B0为“001”时,时钟信号为高电位时,可以向存储体第二个单元地址输入八位二进制的字信息,同时其他的存储信号单元被屏蔽掉。 存储体(AMU):用于存放待检索的数据,由八个八位二进制存器构成,以便快速存取。 数字比较器:将检索的内容和从存储体中读出的所有单元内容的相应位进行比较,如果有某个存储单元的信息和检索项一致,就把符合寄存器的相应位置“1”,表示该字匹配;否则置“0”,表示不匹配。 查找结果寄存器(SRR):用来存放待检索项与存储体的信息中相符合的单元的寄存器地址,其位数等于相联存储器的存储单元总数,每一位对应一个存储单 元,位的序列数即为相联存储器的单元地址。 设存储体由8个字构成,字长为8位的二进制数。CR为比较寄存器,字长也为8位,存放要比较的两个数。首先向输入寄存器输入一个八位二进制的字,然后通过3—8译码器选择电路依次将八个八位二进制数输入到存储体中。将输入到输入寄存器的字通过比较寄存器分别与存储体里的八个字检索比较,若匹配,则输出信号置1,否则置0。匹配信号通过查找结果寄存器(SRR)输出,我们就能找到匹配的那个字。 若存储体八个单元存储的数据分别为0000000、00000001、00000010、00000011、00000100、00000101、00000110, 00000111,输入寄存器中的存储数据是00000011,通过比较器CR进行比较之后,可以知道发现检索数据与存储体中的第四个单元的内容一致,所以结果查找寄存器SRR中的第四个单元置为“1”,

2网络工程师试题—存储器.doc

2网络工程师试题—存储器

3.3 存储器 1、存储器系统特征 ●相联存储器的访问方式是__(57)__。[2002年软件设计师] (57)A.先入先出访问B.按地址访问C.按内容访问 D.先入后出访问 正确答案:C 2、主存储器基础 ●内存按字节编址,地址从A4000H到CBFFFH,共有__(1)__字节。若用存储容量为32K×8bit 的存储芯片构成该内存,至少需要__(2)__片。[2004年11月软件设计师、网络工程师] (1)A.80K B.96K C.160K D.192k (2)A.2 B.5 C.8 D.10 正确答案:C、B ●试题10 [2000高级程序员考试] 从供选择的答案中,选出应填入下面叙述中

存地址④数据地址 正确答案:3、1、4、3、2 ●试题9 [1999年高级程序员考试] 从供选择的答案中,选出应填入下面叙述中的_?_内的最确切的解答,把相应编号写在答卷的对应栏内。 用作存储器的芯片有不同的类型。 可随机读写,且只要不断电则其中存储的信息就可一直保存的,称为_A _。 可随机读写,但即使在不断电的情况下其存储的信息出要定时刷新才不致丢失的,称为_B_。 所存信息由生产厂家用掩膜技术写好后就无法再改变的称为_C_。 通过紫外线照射后可擦除所有信息,然后 重新写入新的信息并可多次进行的,称为_D_。 通过电信号可在数秒钟内快速删除全部信息,但不能进行字节级别删除操作的,称为_E_ 。供选择的答案:

A、B:①RAM ②VRAM ③DRAM ④SRAM C、D:①EPROM ②PROM ③ROM ④CDROM E:①E2PROM ②Flash Memory ③EPROM ④Virtual Memory 正确答案:4、3、3、1、2 3、Cache ●容量为64块的Cache采用组相联方式映像,字块大小为128个字,每4块为一组。若主存容量为4096块,且以字编址,那么主存地址应该为__(7)__位,主存区号为__(8)__位。[2004年11月网络工程师、软件设计师考试] (7)A.16 B.17 C.18 D.19 (8)A.5 B.6 C.7 D.8 正确答案:D、B ●使Cache命中率最高的替换算法是 __(49)__。 [2003年系统设计师] (49)A.先进先出算法B.随机算法RAND

计算机组成原理期末试题及答案

1.交叉存储器实质上是一种_模块式_存储器,它能_并行_执行_多个_独立的读写操作,(流水)方式执行多个独立的读写操作。 2.32位浮点数格式中,符号位为1位,阶以码为8位,尾数为23位。则它所能表示的最大规格表示范围规格化近零数非规格化近零数 3.IEEE754标准规定的64位浮点数格式中,一个浮点数由符号位S 1位、阶码E 11位、尾数M 52位三个域组成。其中阶码E的值等于指数的真值e加上一个固定偏移值+127。则它能表示的最大规格化正数为 4.一组相联映射的Cache,有128块,每组4块,主存共有16384块,每块64个字,则主存地址共20位,其中主存字块标记应为9位,组地址应为5位,Cache地址共13位。 5.CPU存取出一条指令并执行该指令的时间叫(指令周期),它通常包含若干个(CPU周期),而后者又包含若干个(时钟周期)。 3.十进制数在计算机内有两种表示形式:(字符串)形式和(压缩的十进制数串)形式。前者主要用在非数值计算的应用领域,后者用于直接完成十进制数的算术运算。 4.一个较完善的指令系统,应当有数据处理、数据存储、数据传送、程序控制四大类指令。 5.机器指令对四种类型的数据进行操作。这四种数据类型包括地址数值字符逻辑型数据。 6.CPU中保存当前正在执行的指令的寄存器是(指令寄存器,指示下一条指令地址的寄存器是(程序寄存器,保存算术逻辑运算结果的寄存器是(数据缓冲寄冲器和(状态寄存器)。 12.挂接在总线上的多个部件(只能分时向总线发送数据,但可同时从总线接收数据;)。 13.在冯诺依曼体制中,计算机硬件系统是由输入设备、输出设备、控制器、存储器和运算器等五大部件组成。 14.补码加减所依据的基本关系是(X+Y)补=X补+Y补和(X-Y)补=X补+(-Y)补。 15.按照微命令的形成方式,可将控制器分为组合逻辑控制器和微程序控制器两种基本类型。 16.CPU对信息传送的控制方式主要分为直接程序传送方式、程序中断传送方式、DMA传送方式等3种。 18.半导体存储器分为静态存储器和动态存储器两种,前者依靠双稳触发器的两个稳定状态保存信息,后者依靠电容上的存储电荷暂存信息。 Cache和主存地址的映射方式有直接映射、全相连映射、组相连三种。 19.Cache常用的替换算法大致有最不经常使用LFU算法、近期最少使用LRU、随即替换。 20.动态存储器有三种典型的刷新方式,即集中刷新方式、分散刷新方式、异步刷新方式。 21.信息只用一条传输线,且采用脉冲传输的方式称为_串行传输_。 22.在指令的地址字段中,直接指出操作数本身的寻址方式,称为_立即寻址_。 23.CPU响应中断的时间是_一条指令结束_。中断向量地址是:中断服务例行程序入口地址的指示器 24.PCI总线的基本传输机制是_猝发式传输__。 25.中断向量地址是__中断服务子程序入口地址_。 26.系统总线按传输信息的不同分为地址总线、数据、地址控制三大类。 27.完整的指令周期包括取指、间址、执行、中断四个子周期,影响指令流水线性能的三种相关分别是结构、数据、控制相关。 28.计算机系统是一个有硬件、软件组成的多级层次结构,它通常由微程序设计级、一般机器级、操作系统级、汇编语言级、高级语言级组成,每一级上都能进行程序设计,且得到下面各级的支持。 29.对存储器的要求是容量大、速度快、成本低。为了解决这三方面的矛盾,计算机采用多级存储体系结构,即cache、主存和外存。CPU能直接访问内存cache、主存,但不能直接访问外存。主存储器的技术指标有存储容量、存取时间、存储周期、存储器带宽。磁表面存储器主要技术指标有_存储密度、存储容量、平均存取时间_和数据传输率。 30.若浮点数用补码表示,则判断运算结果是否为规格化数的方法是_数符与尾数小数点后第一位数字相异为规格化数。 31.流水CPU 是由一系列叫做“段”的处理线路所组成,和具有m个并行部件的CPU相比,一个 m段流水CPU_具备同等水平的吞吐能力。 DMA 控制器按其_组成_结构,分为_选择_型和_多路_型两种。 32.为了运算器的_高速性_,采用了_先行_进位,_阵列_乘除法和流水线等并行措施。 33. 相联存储器不按地址而是按内容访问的存储器,在cache中用来存放行地址表,在虚拟存储器中用来存放页表和段表。 34.硬布线控制器的设计方法是:先画出指令周期流程图,再利用布尔代数写出综合逻辑表达式,然后用门电路、触发器或可编程逻辑等器件实现。 1.CPU中有哪几类主要寄存器,用一句话回答其功能。 答:A.数据缓冲寄存器(DR) B.指令寄存器(IR) C.程序计算器(PC) D.数据地址寄存器(AR) E.通用寄存器(R0~R3) F.状态字寄存器(PSW) 功能:执行指令、操作、时间的控制以及数据加工。 2.指令和数据都用二进制代码存放在内存中,从时空观角度回答CPU如何区分读出的代码是指令还是数据。 答:计算机可以从时间和空间两方面来区分指令和数据,在时间上,取指周期从内存中取出的是指令,而执行周期从内存取出或往内存中写入的是数据,在空间上,从内存中取出指令送控制器,而执行周期从内存从取的数据送运算器、往内存写入的数据也是来自于运算器。 3.PCI总线中三种桥的名称是什么?简述其功能。

计算机组成原理基本概念

基本概念 1.设计一个指令集主要包含哪些内容? 2.指令集结构主要包括什么内容? 3.计算机的主要性能指标是什么?它主要与哪些硬件部件相关?它与指令集类型及寻址方式有何关系? 4.处理器(CPU)如何确定指令与操作数的存放位置? 5.在处理器(CPU)的数据路径上流动什么信息?它们的流动受什么控制? 6.计算机内部数据表示的范围受什么限制? 7.主存的主要性能指标是什么? CACHE的主要性能指标是什么?虚拟存储器的主要性能指标是什么? 8.半导体存储器SRAM与DRAM在位单元组成与性能上主要有哪些不同? 9.主存由哪两种半导体存储器组成,它们分别用于存放什么内容? 10.设计三级存储器系统主要为了解决什么问题?各级存储器都由那些物理存储器实现? 11.IEEE 754单精度浮点数表示由几部分组成?它所能表示的的真值范围是多少? 12. CPU可以直接访问其中的哪级存储器? 13.虚拟存储器的分页与分段管理方式中,各自如何实现由虚地址至实地址的变换? 14. Cache有几种映像方法?哪种映像方法哪种映像方法性能最高?为什么? 15.虚拟存储器管理由谁共同承担?它们分别实现什么功能? 16.计算机的外围设备分为哪两类?它们的作用分别是什么? 17.何谓数据相关与转移相关问题?它们对流水线处理器有什么影响? 18.RISC与CISC指令集的四点主要特征各是什么? 19.在存储器中,指令和数据都以二进制编码形式存储,CPU读取时如何区分它们? 20.Cache三种映像方法各自如何实现? 一、问答题 1.设计一个指令集主要包含哪些内容? 答:指令集类型、指令格式、寻址方式、指令类型。 2.指令集结构主要包括什么内容? 答:主要包括:指令集(指令格式、类型、寻址方式等) 、处理器内部可供程序员编程使用的寄存器及与存储器交互的接口信息(地址与数据位数)。 3.计算机的主要性能指标什么?它主要与哪些硬件部件相关?它与指令集类型及寻址方式有何关系?(CPU的主要性能指标是主频和字长。) 答:计算机的性能指标是执行速度。主要与CPU、存储器和系统总线相关; RISC指令集有利于提高计算机性能;

2021年网络工程师试题存储器

3.3 存储器 1、存储器系统特性 ●相联存储器访问方式是__(57)__。[软件设计师] (57)A.先入先出访问B.按地址访问C.按内容访问D.先入后出访问 对的答案:C 2、主存储器基本 ●内存按字节编址,地址从A4000H到CBFFFH,共有__(1)__字节。若用存储容量为32K ×8bit存储芯片构成该内存,至少需要__(2)__片。[11月软件设计师、网络工程师] (1)A.80K B.96K C.160K D.192k (2)A.2 B.5 C.8 D.10 对的答案:C、B ●试题10 [高档程序员考试] 从供选取答案中,选出应填入下面论述中_?_内最确切解答,把相应编号写在答卷相应栏内。 假设某计算机具备1M 字节内存(当前使用计算机往往具备64M字节以上内存),并按字节编址,为了能存取该内存各地址内容,其地址寄存器至少需要二进制_A_位。为使4字节构成字能从存储器中一次读出,规定存储在存储器中字边界对齐,一种字地址码应_B_。若存储周期为200NS,且每个周期可访问4个字节,则该存储器带宽为_C_BIT/S。如果程序员可用存储空间为4M字节,则程序员所用地址为_D_,而真正访问内存地址称为_E_。供选取答案: A:①10 ②16 ③20 ④32

B:①最低两位为00 ②最低两位为10 ③最高两位为00 ④最高两位为10 C:①20M ②40M ③80M ④160M D:①有效地址②程序地址③逻辑地址④物理地址E:①指令②物理地址③内存地址④数据地址对的答案:3、1、4、3、2 ●试题9 [1999年高档程序员考试] 从供选取答案中,选出应填入下面论述中_?_内最确切解答,把相应编号写在答卷相应栏内。 用作存储器芯片有不同类型。 可随机读写,且只要不断电则其中存储信息就可始终保存,称为_A _。 可随机读写,但虽然在不断电状况下其存储信息出要定期刷新才不致丢失,称为_B_。 所存信息由生产厂家用掩膜技术写好后就无法再变化称为_C_。 通过紫外线照射后可擦除所有信息,然后重新写入新信息并可多次进行,称为_D _。 通过电信号可在数秒钟内迅速删除所有信息,但不能进行字节级别删除操作,称为_E_ 。 供选取答案: A、B:①RAM ②VRAM ③DRAM ④SRAM C、D:①EPROM ②PROM ③ROM ④CDROM E:①E2PROM ②Flash Memory ③EPROM ④Virtual Memory 对的答案:4、3、3、1、2

相关文档
相关文档 最新文档