文档视界 最新最全的文档下载
当前位置:文档视界 › 数字逻辑电路复习题与答案

数字逻辑电路复习题与答案

_、单选题

1、十进制整数转换为二进制数一般采用()。

A.除2取整法

B.除10取余法

C.除2取余法

D.除10取整法

正确答案:C

2、将十进制小数转换为二进制数一般采用()。

A.乘2取整法

B.乘10取余法

C.乘2取余法

D.乘10取整法

正确答案:A

3、十进制数"13",用三进制表示为()。

A.211

B.111

C.112

D.101

正确答案:B

4、将十进制数18转换成八进制是().

A.20

B.24

C.22

D.21

正确答案:C

5、十进制数25用8421 BCD码表示为()

A.10 010100

B.0010 0101

C.10 101

D.10 000101

正确答案:B

6、以下代码中为恒权码的是()。

A.余3循坏码

B右移码

C.5211 码

D.余3码

正确答案:C

7、T立八进制数可以用()位二进制数来表示。

A.4

B.3

C.1

D.2

正确答案:B

&十进制数43用8421BCD码表示为()。

A.10011

B.0100 0011

C.101011

D.1000011

正确答案:B

9、A+BC=()

A.AB+AC

B.BC

C・(A+B)(A+C)

正确答案:C

10、4变量逻辑函数的真值表,表中的输入变量的取值应有()种。

A.4

B.2

C.16

D.8

正确答案:C

11、f 16选1的数据选择器,其选择控制(地址)输入端有()个,数据输入端有16个,输出端有1个。

A.4

B.16

C.1

D.2

正确答案:A

12、一个译码器若有100个译码输出端,则译码输入端至少有()个。

A.5

B.8

C.7

D.6

正确答案:C

13、能实现并-串转换的是()。

A.数据选择器

B.数据分配器

C.译码器

D.数值比较器正确答案:A

14、欲设计一个3位无符号数乘法器(即3x3),需要6位输入及()位输出信号。

B.6

C.4

D.5

正确答案:B

15、4位输入的二逬制译码器,其输出应有()位。

A.4

B.1

C.8

D.16

正确答案:D

16、对于8线一3线优先编码器,下面说法正确的是()

A.有8根输入线,8根输出线

B.有8根输入线,3根输出线

C.有3根输入线,8根输出线

D.有3根输入线,3根输出线

正确答案:B

17、3线-8线译码电路是()译码器

A.八进制

B.三进制

C.三位二进制

D.H-A进制

正确答案:C

18、实现多输入、单输出逻辑函数,应选()。

A.编码器

B.数据选择器

C.译码器

D.数据分配器

正确答案:B

19、实现单输入、多输出逻辑函数,应选()。

A.数据分配器

B.编码器

C.数据选择器

D.译码器

正确答案:A

20、[路一4路数据分配器有()。

A.—个数据输入端,一个选择控制端,四个数据输出端

B.四个数据输入端,两个选择控制端,一个数据输出端

C.四个数据输入端,一个选择控制端,一个数据输出端

D.—个数据输入端,两个选择控制端,四个数据输出端正确答案:D

21、对于JK触发器,若XK ,则可完成()触发器的逻辑功能。

A.D

B.T

C.T*

D.RS

正确答案:B

22、对于JK触发器,若K=z则可完成()触发器的逻辑功能。

A.D

B.RS

C.T

D.T'

正确答案:A

23、J K触发器在J、K端同时输入高电平,处于()功能。

A.置0

B.ffil寺

C.置1

D.翻转

正确答案:D

24、时序逻辑电路的特点是()。

A.无记忆功能

B.有记忆功能

C.无反馈通路

D.仅由门电路组成

正确答案:B

25、4个触发器构成的8421 BCD码计数器共有()个无效状态。

A.6

B.4

C.8

D.10

正确答案:A

26、要构成五进制计数器,至少需要()个触发器。

A.3

B.5

C.2

D.4

正确答案:A

27、N进制计数器的特点是设初态后,每来()个Clk,计数器又重回初态。

A.N+1

B.N

C.N-1

D.2N

正确答案:B

28、将两片4位二逬制同步加法计数器芯片级联,最大可构成()进制计数器。

A.100

B.16

C.256

D.255

正确答案:C

29、由4个触发器组成的二进制加法计数器,当初始状态为1010时,经过()个Clk脉冲,计数器的状态会变为0101。

A.4

B.11

C.16

D.10

正确答案:B

30、触发器符号中Clk输入端的小圆圈表示()。

A低电平有效

B上升沿触发

C扃电平有效

D.下降沿触发

正确答案:D

31、构成数码寄存器和移位寄存器的触发器,其逻辑功能一定为()

A.T触发器

B.D触发器

C.JK触发器

D.基本RS触发器

正确答案:B

32、寄存器在电路组成上的特点是()

A.有CP输入端和数码输入端

B.无CP输入端,有数码输入端

C.有CP输入端,无数码输入端

D.无CP输入端和数码输入端正确答案:A

33、通常寄存器应具有()功能。

A.清零和置数

B.A和B都有

C.存数和取数

D.只有存数、取数和清零,没有置数

正确答案:D

34、表示脉冲电压变化最大值的参数叫()

A.脉冲幅度

B.脉冲前沿

C.脉冲后沿

D.脉冲竟度

正确答案:A

35、表示两个相邻脉冲重复出现的时间间隔的参数叫()。

A •脉冲前沿

B.脉冲宽度

C.脉冲周期

D.脉冲后沿

正确答案:C

36、只能读出不能写入,但信息可永久保存的存储器是()。

A.RAM

B.PROM

C.ROM

D.RPROM

正确答案:c

37、f具有n根地址输入线和k条输出线的ROM存储容量是()

A・k*n

B.k*n* n

C.k*2n

D.k+n

正确答案:c

二判断题

1、二进制只可以用来表示数字,不可以用来表示文字和符号等。(X )

2、十进制转换为二进制的时候,整数部分和小数部分都要采用除2取余法。(V )

3、若两个逻辑函数具有不同的表达式,则两个逻辑函数必然不相等。(x )

4、若两个逻辑函数具有不同的真值表,则两个逻辑函数必然不相等。(V )

5、函数F(A Z B,C,D)中,最小项A@CD对应的最小项编号是m13o (V )

6、在二——十进制译码器中,未使用的输入编码应做约束项处理。(V )

7、共阴发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。

(V)

&半加器与全加器的区别在于半加器无进位输出,而全加器有进位输出。(X )

9、串行进位加法器的优点是电路简单、连接方便,而且运算速度快。(x )

10、竞争冒险是指组合电路中,当输入信号改变时,输出端可能出现的虚假信号。

3)

11、3位二进制译码器应有3个输入端和8个输出端。(V )

12、十六路数据选择器的地址输入端有四根。(V )

13、能将一个数据,根据需要传送到多个输出端的任何一个输出端的电路,称为数据选择器。(x)

14、触发器有互补的输出,通常规定Q=l、/Q=0称触发器为0态。(x )

15、经过有限个Clk ,可由任意一个无效状态进入有效状态的计数器是能自启动计数器。(V)

16、设计一个同步的计数容量为5的计数器,需要5个触发器。(x )

17、多谐振荡器是一种自激振荡电路,不需要外加输入信号,就可以自动地产生矩形脉冲.

3)

18、暂稳态持续的时间是脉冲电路的主要参数,它与电路的阻容元件有关.(x )

19、多谐振荡器有两个稳定状态.(x )

20、同步时序电路和异步时序电路的最主要区别是,前者的所有触发器受同一时钟脉冲

控制,后者的各触发器受不同的时钟脉冲控制.(V )

21、为了记忆电路的状态,时序电路必须包含存储电路,存储电路通常以触发器为基本单元电路组成.(V)

22、计数器能够记忆输入CP脉冲的最大数目,叫做这个计数器的长度,也称为计数器的"模”。3)

23、同步时序电路和异步时序电路的最主要区别是,前者没有CP脉冲,后者有CP脉冲。(x)

24、74LS163是集成4位二进制(十六进制)同步加法计数器。(V )

25、ROM的逻辑结构可以看成f 与门阵列和一个或门阵列的组合。(V ) 26、存储器所存储的二进制信息的总位数称为存储器的存储容量。(V )

27、用PLD可以实现任佢J组合逻辑函数,PLD配合触发器可实现任佢J时序逻辑电路。

(V)

28、用PLA实现逻辑函数时,首先将逻辑函数化简为最简与或式。(V )

三、填空题

1、模拟信号的特点是在________ 和 _________ 上都是________ 变化的。

正确答案:幅度时间连续

2、有一数码10010101,作为自然二进制数时,它相当于十进制_________ 作为

8421BCD码时,它相当于十逬制________

正确答案:149 95

3、将下列二进制数转换为等值的十进制数。

(1)(11011 )2 = ()10

(2)(10010111 )2 = ()10

(3)(1101101 )2 = ()10

(4)(11111111 )2 = ()10

正确答案:27 151 109 255

4、(10111001.11)2 = ( _______ )10

正确答案:185.75

5、当ABCD的值分别为1100时,表达式AD+AC +BC的运算值为___________

正确答案:1

6、_____ 编码的逆过程。

正确答案:译码

7、从奇偶校验角度来说,数码1011011是奇性码,1001011 _____ 码。

正确答案:偶性

8、八进制计数器设置初态100后,经过______ 个CP脉冲,计数器状态为010 正确答案:6

9、在时序电路中,凡是被利用了的状态,都叫估 _______

正确答案:有效状态

10、_______________________________________________ 用来记忆和统计输入CP脉;中个数的电路,称为___________________________________ o

正确答案:计数器

11、__________________________________________________ 具有存放数码和使数码逐位右移或左移的电路称为________________________________ O

正确答案:移位寄存器

12、______________________________________________________ 只读存储器用于存放信号,它只能按给定地址读取,而不 _________________________ 0简称为ROM。

正确答案:写入

13、_________________________________ P LD的基本结构是由与门阵列和,再加上输入输出电路组成的。

正确答案:或门阵列

14、PLD的每个输出是其输入的.

正确答案:标准与或表达式

15、某计算机的内存储器有8位地址线、8位并行数据输入、输出线,该计算机内存的最大容量是__________ 位正确答案:2048

数字逻辑电路复习题与答案

_、单选题 1、十进制整数转换为二进制数一般采用()。 A.除2取整法 B.除10取余法 C.除2取余法 D.除10取整法 正确答案:C 2、将十进制小数转换为二进制数一般采用()。 A.乘2取整法 B.乘10取余法 C.乘2取余法 D.乘10取整法 正确答案:A 3、十进制数"13",用三进制表示为()。 A.211 B.111 C.112 D.101 正确答案:B 4、将十进制数18转换成八进制是(). A.20 B.24 C.22 D.21 正确答案:C

5、十进制数25用8421 BCD码表示为()

A.10 010100 B.0010 0101 C.10 101 D.10 000101 正确答案:B 6、以下代码中为恒权码的是()。 A.余3循坏码 B右移码 C.5211 码 D.余3码 正确答案:C 7、T立八进制数可以用()位二进制数来表示。 A.4 B.3 C.1 D.2 正确答案:B &十进制数43用8421BCD码表示为()。 A.10011 B.0100 0011 C.101011 D.1000011 正确答案:B 9、A+BC=() A.AB+AC B.BC C・(A+B)(A+C)

正确答案:C 10、4变量逻辑函数的真值表,表中的输入变量的取值应有()种。 A.4 B.2 C.16 D.8 正确答案:C 11、f 16选1的数据选择器,其选择控制(地址)输入端有()个,数据输入端有16个,输出端有1个。 A.4 B.16 C.1 D.2 正确答案:A 12、一个译码器若有100个译码输出端,则译码输入端至少有()个。 A.5 B.8 C.7 D.6 正确答案:C 13、能实现并-串转换的是()。 A.数据选择器 B.数据分配器 C.译码器 D.数值比较器正确答案:A 14、欲设计一个3位无符号数乘法器(即3x3),需要6位输入及()位输出信号。

数字逻辑电路期末考试试卷及答案

请浏览后下载,资料供参考,期待您的好评与关注! 期末考试试题(答案) 考试科目:数字逻辑电路 试卷类别:3卷 考试时间:110 分钟 XXXX 学院 ______________系 级 班 姓名 学号 题号 一 二 三 四 总分 得分 一、选择题(每小题2分,共20分) 1. 八进制(273)8中,它的第三位数2 的位权为___B___。 A .(128)10 B .(64)10 C .(256)10 D .(8)10 2. 已知逻辑表达式C B C A AB F + +=, 与它功能相等的函数表达式_____B____。 A .A B F = B . C AB F += C .C A AB F += D . C B AB F += 3. 数字系统中,采用____C____可以将减法运算转化为加法运算。 A . 原码 B .ASCII 码 C . 补码 D . BCD 码 4.对于如图所示波形,其反映的逻辑关系是___B_____。 A .与关系 B . 异或关系 C .同或关系 D .无法判断 5. 连续异或1985个1的结果是____B_____。 A .0 B .1 C .不确定 D .逻辑概念错误 得分 评卷人 装 订 线 内 请 勿 答 题

6. 与逻辑函数D C B A F+ + + =功能相等的表达式为___C_____。 D C B A F+ + + =B.D C B A F+ + + = D.D C B A F+ + = 7.下列所给三态门中,能实现C=0时,F=AB;C=1时,F为高阻态的逻辑功能的是____A______。 8. 如图所示电路,若输入CP脉冲的频率为100KHZ,则输出Q的频率为 _____D_____。 A. 500KHz B.200KHz C. 100KHz D.50KHz 9.下列器件中,属于时序部件的是_____A_____。 A.计数器B.译码器C.加法器D.多路选择器 装 请浏览后下载,资料供参考,期待您的好评与关注!

《数字逻辑电路》试题及参考答案

一、 填空题(40分,每空2分,除非特殊声明) 1、(57.25)10 =(111001.01 )2 = ( 71.2 )8; -26的二进制反码为(100101 ),补码为( 100110 )。 (每空一分) 2、为了给345位同学进行2进制编码,至少需要( 9 )位编码位数 3、写出图1中Y=( 同或 ) 图1 4. 在图2中,当输入为高电平,C 端接地,则输出为( 高阻抗 ) 图2 5. Y=(A+(BC)’)’+D, 则 Y ’=(( A+B ’+C ’)D ’ ) 6. 在图3中,T1属于 P 沟道增强 型三极管。当输入U i 为高电平时,___T2___导通,输出U o 为__低电平_____。 图3 7. 组合逻辑电路和时序逻辑电路的根本区别在于_组合电路无记忆功能,时序电路有记忆 T1 T2

功能,_ 体现在电路上为: ___组合电路无反馈,时序电路有反馈____。 8. 请写出JK 触发器的特性方程___Q*=JQ ’+K ’Q_______________. 9. 用JK 触发器转换为T 触发器功能,那么J= T ;K= T 。(每空一分) 10. 为构成4096×8的RAM ,需要 8 片1024×4的RAM 。 11. 状态机分为米利和摩尔两种类型,某状态机电路,输入为X 、状态变量为Q 0Q 1Q 2,若输出为Y= X’Q 0Q 2’,则该状态机属于 米利 型。 12. 施密特触发器、单稳态触发器和多谐振荡器中,__施密特触发器_____的稳态数最多。 13. 10位倒T 电阻网络DA 转换器。如图4,当输入为10 0000 0000时,输出电压为V o =5V 则 V REF 为 10 V 。 14. 某D/A 转换器中,输入的数字量为8位,则其理论转换精度为___1/255_______。 9、图2中,用555定时器组成的多谐振荡器电路中,若R1= 10k Ω,R2=5k Ω, C=0.01μF ,Vcc=10V ,则该电路的震荡频率为 5/ln2= 7.2 kHz 。 15. 如图3所示,用ROM 产生输出为Y 3Y 2Y 1Y 0的组合逻辑。若ROM 起始地址为全0,则地址1110B 的存储单元中的二进制值为(0100 )。Y 3=A’B’CD+AB’CD ;Y 2=ABD’+A’CD+AB’C’D’;Y 1=AB’CD’+BC’D ;Y 0=A’D’。 图 4 16. 对于逐次渐进型A/D 转换器,有N 位输出,需要___N+2_________个时钟周期。 二、计算、分析与简答(20分) 图 1 图 2 图 3

数字逻辑电路期末考试试卷及答案

数字逻辑电路 期末考试模拟试题(答案) 考试科目:数字逻辑电路 试卷类别:3卷 考试时间:110 分钟 姓名 学号 毛 一、选择题(每小题2分,共20分) 1 . 八进制(273)8中,它的第三位数2 的位权为___B___。 A .(128)10 B .(64)10 C .(256)10 D .(8)10 2. 已知逻辑表达式 ,与它功能相等的函数表达式_____B____。 A . B . C . D . 3. 数字系统中,采用____C____可以将减法运算转化为加法运算。 A . 原码 B .ASCII 码 C . 补码 D . BCD 码 4.对于如图所示波形,其反映的逻辑关系是___B_____。 A .与关系 B . 异或关系 C .同或关系 D .无法判断 5. 连续异或1985个1的结果是____B_____。 A .0 B .1 C .不确定 D .逻辑概念错误 6. 与逻辑函数 功能相等的表达式为___C_____。

A . B . C . D . 7.下列所给三态门中,能实现C=0时,F=;C=1时,F 为高阻态的逻辑功能的 是____A______。 8. 如图所示电路,若输入CP 脉冲的频率为100KHZ ,则输出Q 的频率为_____D_____。 A . 500KHz B .200KHz C . 100KHz D .50KHz 9.下列器件中,属于时序部件的是_____A_____。 A . 计数器 B . 译码器 C . 加法器 D .多路选择器 10.下图是共阴极七段LED 数码管显示译码器框图,若要显示字符“5”,则译码器输出a ~g 应为____C______。 A . 0100100 B .1100011 C . 1011011 D .0011011

数字逻辑电路期末考试试卷及答案

期末考试试题(答案) 一、选择题(每小题2分,共20分) 1.八进制(273) 8 中,它的第三位数2 的位权为___B___。 A.(128) 10 B.(64) 10 C.(256) 10 D.(8) 10 2. 已知逻辑表达式C B C A AB F+ + =,与它功能相等的函数表达式_____B____。 A.AB F= B.C AB F+ = C.C A AB F+ =D.C B AB F+ = 3. 数字系统中,采用____C____可以将减法运算转化为加法运算。 A.原码 B.ASCII码 C.补码 D. BCD码 4.对于如图所示波形,其反映的逻辑关系是___B_____。 A.与关系B.异或关系 C.同或关系D.无法判断 5.连续异或1985个1的结果是____B_____。 A.0 B.1 C.不确定D.逻辑概念错误 6. 与逻辑函数D C B A F+ + + =功能相等的表达式为___C_____。 A.D C B A F+ + + =B.D C B A F+ + + = C.D C B A F= D.D C B A F+ + = 7.下列所给三态门中,能实现C=0时,F=AB;C=1时,F为高阻态的逻辑功能的是____A______。 B A F & B A&

8. 如图所示电路,若输入CP脉冲的频率为100KHZ,则输出Q的频率为_____D_____。 A. 500KHz B.200KHz C. 100KHz D.50KHz 9.下列器件中,属于时序部件的是_____A_____。 A.计数器 B.译码器 C.加法器 D.多路选择器 10.下图是共阴极七段LED数码管显示译码器框图,若要显示字符“5”,则译码器输出a~g应为____C______。 A. 0100100 B.1100011 C. 1011011 D.0011011 二、填空题(每小题2分,共20分) 11.TTL电路的电源是__5__V,高 电平1对应的电压范围是__2.4-5____V。 12.N个输入端的二进制译码器,共有___N2____个输出端。对于每一组输入代码,有____1____个输出端是有效电平。 13.给36个字符编码,至少需要____6______位二进制数。 Q Q

数字逻辑电路试题及答案

数字逻辑电路试题及答案 一、填空题(每空1分,共10分) 1.数字电路分为两大类,分别是组合逻辑电路和时序逻辑电路。 2.2006个1连续异或的结果是__0___;而2007个1连续同或的结果是__1__. 3.已知某函数F的反函数为,则其原函数F= ;而F的对偶函数则为F*= 。 4.试将函数,写成标准的积之和形式,即(0,1,2,4,5,6,8,9,10 ). 5.逻辑代数中的三种基本逻辑运算是与、或、非。 6.1个触发器可以存放 1 位二进制数,它具有记忆功能。 二、选择题(每小题2分,共10分) 1.已知某电路的输入A、B和输出Y的波形如下图所示,该电路实现的函数表达式为 D 。 (A)A⊙B (B)A?B (C) (D)

2.用0,1两个符号对100个信息进行编码,则至少需要 B 。 (A)8位(B) 7位(C) 9位(D) 6位 3.下列电路中属于组合电路的是 D 。 (A)集成触发器(B)多谐振荡器 (C)二进制计数器(D)3—8译码器 4.下列电路中只有一个稳定状态的是 C 。 (A)集成触发器(B) 施密特触发器 (C)单稳态触发器(D) 多谐振荡器 5.为产生周期性矩形波,应当选用 C 。 (A) 施密特触发器(B) 单稳态触发器 (C) 多谐振荡器 (D) 译码器 三、逻辑函数化简(共10分) 用卡诺图法化简下列逻辑函数,结果为最简与或式。(每题5分,共10分) .

解: 四、分析题(共45分) 1.(本题10分)写出下图的逻辑表达式和真值表,并化简为最简与或表达式。 ⒉列真值表:(2分)

2. (本题10分)试对已给器件,在所示输入波形CP、D、及作用下,画其输出波形Q及.假设电路初态Q(0)=1,且不计传输延迟 解: 3.(本题10分) 试分析图示时序电路,列出状态转换表及全状态转换图,说明电路功能,并分析能否自启动,设初始状态为00。 解:⑴写激励方程(2分) J1=Q0n,,K1=K0=1, ⑵写状态方程(2分) , ) ⑶列全状态转换表(2分) ⑷画全状态转换图(2分

数字电路与逻辑设计习题及参考答案

数字电路与逻辑设计习题及参考答案

- 2 - 一、选择题 1. 以下表达式中符合逻辑运算法则的是 D 。 A.C ·C=C 2 B.1+1=10 C.0<1 D.A+1=1 2. 一位十六进制数可以用 C 位二进制数来表示。 A. 1 B. 2 C. 4 D. 16 3. 当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n 4. 逻辑函数的表示方法中具有唯一性的是 A 。 A .真值表 B.表达式 C.逻辑图 D.状态图 5. 在一个8位的存储单元中,能够存储的最大无符号整数是 D 。 A.(256)10 B.(127)10 C.(128)10 D.(255)10 6.逻辑函数F=B A A ⊕⊕)( = A 。 A.B B.A C.B A ⊕ D. B A ⊕ 7.求一个逻辑函数F 的对偶式,不可将F 中的 B 。 A .“·”换成“+”,“+”换成“·” B.原变量换成反变量,反变量换成原变量 C.变量不变 D.常数中“0”换成“1”,“1”换成“0” 8.A+BC= C 。

A .A+ B B.A+ C C.(A+B)(A+C) D.B+C 9.在何种输入情况下,“与非”运算的结果是逻辑0。 D A.全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是1 10.在何种输入情况下,“或非”运算的结果是逻辑1。 A A.全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为1 11.十进制数25用8421BCD码表示为 B 。 A.10 101 B.0010 0101 C.100101 D.10101 12.不与十进制数(53.5)10等值的数或代码为C 。 A.(0101 0011.0101)8421BCD B.(35.8)16 C.(110101.11)2 D.(65.4)8 13.以下参数不是矩形脉冲信号的参数D 。 A.周期 B.占空比 C.脉宽 D.扫 描期 14.与八进制数(47.3)8等值的数为: B A. (100111.0101)2 B.(27.6)16 C.(27.3 )16 D. (100111.101)2 15. 常用的BCD码有 D 。 A.奇偶校验码 B.格雷码 C.ASCII码 D.余三码 16.下列式子中,不正确的是(B) - 3 -

(完整版)数字逻辑电路期末考试试卷及答案

数字逻辑电路 3卷答案 第 1 页 共 8 页 期末考试试题(答案) 考试科目:数字逻辑电路 试卷类别:3卷 考试时间:110 分钟 XXXX 学院 ______________系 级 班 姓名 学号 毛 题号 一 二 三 四 总分 得分 一、选择题(每小题2分,共20分) 1. 八进制(273)8中,它的第三位数2 的位权为___B___。 A .(128)10 B .(64)10 C .(256)10 D .(8)10 2. 已知逻辑表达式C B C A AB F + +=, 与它功能相等的函数表达式_____B____。 A .A B F = B . C AB F += C .C A AB F += D . C B AB F += 3. 数字系统中,采用____C____可以将减法运算转化为加法运算。 A . 原码 B .ASCII 码 C . 补码 D . BCD 码 4.对于如图所示波形,其反映的逻辑关系是___B_____。 A .与关系 B . 异或关系 C .同或关系 D .无法判断 5. 连续异或1985个1的结果是____B_____。 A .0 B .1 C .不确定 D .逻辑概念错误 得分 评卷人 装 订 线 内 请 勿 答 题

6. 与逻辑函数D C B A F+ + + =功能相等的表达式为___C_____。 D C B A F+ + + =B.D C B A F+ + + = D.D C B A F+ + = 7.下列所给三态门中,能实现C=0时,F=AB;C=1时,F为高阻态的逻辑功能的是____A______。 8. 如图所示电路,若输入CP脉冲的频率为100KHZ,则输出Q的频率为 _____D_____。 A. 500KHz B.200KHz C. 100KHz D.50KHz 9.下列器件中,属于时序部件的是_____A_____。 A.计数器B.译码器C.加法器D.多路选择器 装 数字逻辑电路3卷答案第2 页共8 页

数字电路与逻辑设计习题及参考答案全套

数字电路与逻辑设计习题及参考答案 一、选择题 1. 以下表达式中符合逻辑运算法则的是 D 。 A.C ·C=C 2 B.1+1=10 C.0<1 D.A+1=1 2. 一位十六进制数可以用 C 位二进制数来表示。 A . 1 B . 2 C . 4 D . 16 3. 当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n 4. 逻辑函数的表示方法中具有唯一性的是 A 。 A .真值表 B.表达式 C.逻辑图 D.状态图 5. 在一个8位的存储单元中,能够存储的最大无符号整数是 D 。 A .(256)10 B .(127)10 C .(128)10 D .(255)10 6.逻辑函数F=B A A ⊕⊕)( = A 。 A.B B.A C.B A ⊕ D. B A ⊕ 7.求一个逻辑函数F 的对偶式,不可将F 中的 B 。 A .“·”换成“+”,“+”换成“·” B.原变量换成反变量,反变量换成原变量 C.变量不变 D.常数中“0”换成“1”,“1”换成“0” 8.A+BC= C 。 A .A+ B B.A+ C C.(A+B )(A+C ) D.B+C 9.在何种输入情况下,“与非”运算的结果是逻辑0。 D A .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是1 10.在何种输入情况下,“或非”运算的结果是逻辑1。 A A .全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D. 任一 输入为1 11.十进制数25用8421BCD 码表示为 B 。 A .10 101 B .0010 0101 C .100101 D .10101 12.不与十进制数(53.5)10等值的数或代码为 C 。 A .(0101 0011.0101)8421BCD B .(35.8)16 C .(110101.11)2 D .(65.4)8

数字逻辑电路习题与答案

1、在数字系统中,下列哪种不是数的小数点表示法? A.定点整数表示法 B.记阶表示法 C.浮点表示法 D.定点小数表示法 正确答案:B 2、下列哪种代码是自补码? A.格雷码 B.步进码 C.8421码 D.2421码 正确答案:D 3、下列哪种不是可靠性编码? A.8421海明码 B.余三码 C.格雷码 D.奇偶校验码 正确答案:B 4、下列哪个不是逻辑代数的基本运算? A.与 B.与非 C.或 D.非

5、下列逻辑函数的表示方法中哪种不是唯一的? A.卡诺图 B.最小项标准式 C.逻辑表达式 D.真值表 正确答案:C 6、下列哪个不是逻辑门的符号标准? A.长方形符号 B.数字符号 C.等效符号 D.变形符号 正确答案:B 7、下列哪个叙述是正确的? A.竞争是同一个信号或同时变化的某些信号经过不同路径到达某一点有时差的这种现象 B.产生错误输出的竞争是非临界竞争 C.竞争一定是同一个信号经过不同路径到达某一点有时差的这种现象 D.竞争一定是同时变化的某些信号经过不同路径到达某一点有时差的这种现象 正确答案:B 8、下列哪个叙述是正确的? A.险象分为静态险象和动态险象 B.险象分为功能险象和静态险象 C.险象分为功能险象和逻辑险象

D.险象不一定是竞争的结果 正确答案:A 9、下列叙述哪个是正确的? A.RC延迟电路不能用于消除险象 B.RC延迟电路在实际运行的数字电路中起到了很重要的作用 C.RC延迟电路在电路中很少存在 D.RC延迟电路在电路的使用中不会起到好的作用 正确答案:B 10、在广义上,组合电路可以看作是下列哪个器件? A.译码器 B.选择器 C.分配器 D.编码器 正确答案:A 11、下列逻辑电路中为时序逻辑电路的是()。 A.译码器 B.寄存器 C.数据选择器 D.加法器 正确答案:B 12、对于D触发器,欲使=,应使输入D=()。 A.0 B.Q C.D.1 正确答案:B

数字逻辑电路期末考试卷及答案

期末考试试题〔答案〕 考试科目:数字逻辑电路 试卷类别:3卷考试时间:110 分钟 XXXX 学院 ______________系级班 学号 题号 一 二 三 四 总分 得分 一、选择题〔每题2分,共20分〕 1. 八进制〔273〕8中,它的第三位数2 的位权为___B___。 A .(128)10 B .(64)10 C .(256)10 D .(8)10 2. 逻辑表达式C B C A AB F ++=,与它功能相等的函数表达式_____B____。 A .A B F =B . C AB F += C .C A AB F += D .C B AB F += 3. 数字系统中,采用____C____可以将减法运算转化为加法运算。 A . 原码 B .ASCII 码 C . 补码 D .BCD 码 4.对于如下图波形,其反映的逻辑关系是___B_____。 得分 评卷人 装 订 线 内 请 勿 答 题

A .与关系 B . 异或关系 C .同或关系 D .无法判断 5. 连续异或1985个1的结果是____B_____。 A .0 B .1 C .不确定 D .逻辑概念错误 6. 与逻辑函数D C B A F +++=功能相等的表达式为___C_____。 A .D C B A F +++=B .D C B A F +++= .D C B A F ++= 7.以下所给三态门中,能实现C=0时,F=AB ;C=1时,F 为高阻态的逻辑功能的是____A______。 8. 如下图电路,假设输入CP 脉冲的频率为100KHZ ,那么输出Q 的频率为_____D_____。 A . 500KHz B .200KHz C . 100KHz D .50KHz

数字逻辑电路试卷(附答案)

1.逻辑函数的两种标准形式分别为。 2.将2004个“1”异或起来得到的结果是(0)。 3.半导体存储器的结构主要包含三个部分,分别是(译码器)、(存储阵列)、(控制逻辑)。 4.A/D转换的四个过程是采样、保持、量化和(编码),其中采样脉冲的频率要求至少是模拟信号最高频率的(2)倍。 5.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为(5/128)v;当输入为10001000,则输出电压为(5*136/128)v。 6.就逐次逼近型和双积分型两种A/D转换器而言,(双积分型)的抗干扰能力强,(逐次逼近型)的转换精度高。 7.(61. 5)10 == (3D.8)16 = (10010001.1000)5421BCD; 8.已知某74ls00为2输入4与非门,I OL=22mA,I OH=2mA,I IL=2mA,I IH=40μA,则其低电平输出的扇出系数N OL=(11),其高电平输出的扇出系数N OH=(50); 9.函数的最小项表达式为F=(4.5.7),最大项表达式为(0.1.2.3.6) 10. 根据对偶规则和反演规则,直接写出的对偶式和反函数, Fd =(),=(); 11. 12.已知X=(-17),则X的8位二进制原码为(10001001),其8位二进制补码为(11110111); 13.T' 触发器的次态方程是(Qn+1 = ~Qn); 14.D触发器的次态方程是(); 15.根据毛刺的不同极性,可以将逻辑险象分为0型险象和1型险象,对于一个逻辑表达式,若在给定其它变量适当的逻辑值后,出现F= ()的情形,则存在1型险象;

数字逻辑电路习题参考答案

数字逻辑电路习题参考答案 1.下列四个数中最大的数是( B ) A.(AF) B.(001010000010) 168421BCD C.(10100000) D.(198) 210 2.将代码(10000011)转换成二进制数为( B ) 8421BCD A.(01000011) B.(01010011) 22 C.(10000011) D.(000100110001) 223.N个变量的逻辑函数应该有最小项( C ) 2A.2n个 B.n个 nnC.2个 D. (2-1)个 4.下列关于异或运算的式子中,不正确的是( B ) A.AA=0 B.=0 A,A, C.AA0=A D.A1= ,, 5.下图所示逻辑图输出为“1”时,输入变量( C ) ABCD取值组合为 A.0000 B.0101 C.1110 D.1111 6.下列各门电路中,( B )的输出端可直接相连,实现线与。 A.一般TTL与非门 B.集电极开路TTL与非门 C.一般CMOS与非门 D.一般TTL或非门 7.下列各触发器中,图( B )触发器的输入、输出信号波形图如下图所示。

8.n位触发器构成的扭环形计数器,其无关状态数有( B )个。 A.2 nnn-n B.2-2n C.2n D.2-1 -第 1 页共 12 页 - 9.下列门电路属于双极型的是( A ) A.OC门 B.PMOS C.NMOS D.CMOS 10.对于钟控RS触发器,若要求其输出“0”状态不变,则输入的RS信号应为( A ) A.RS=X0 B.RS=0X C.RS=X1 D.RS=1X 11.下列时序电路的状态图中,具有自启动功能的是( B ) 12.多谐振荡器与单稳态触发器的区别之一是( C ) A.前者有2个稳态,后者只有1个稳态 B.前者没有稳态,后者有2个稳态 C.前者没有稳态,后者只有1个稳态 D.两者均只有1个稳态,但后者的稳态需要一定的外界信号维持 13.欲得到D 触发器的功能,以下诸图中唯有图( A )是正确的。

数字逻辑试题及答案

++++++++++++++++++++++++++++++++++++ 期数字逻辑试题A 一、填空题(共15分,每空1分) 1、分别写出逻辑函数的五种表示方法(真值表、卡诺图、逻辑表达式、逻辑图、波形图2、数字逻辑电路的两大种类分别是()电路,()电路。 3、( )和( )是衡量A/D转换器D/A转换器性能优劣的主要指标。 4、消除竞争冒险的4种方法分别是(封锁脉冲、选通脉冲、滤波电容、增加冗余项5、555定时器电路提供了一个复位电平为()和置位电平为()。 二、选择题(共10分,每题5分) 1、将(175)10十进制数转换为二进制数下列选择结果中正确的是(D)。 A、二进制数(11010111)2 B、二进制数(10110011)2 C、二进制数(10011010)2 D、二进制数(1010111 1)2 2、运用摩根定理变换Y=X Q Z 的表达式,下列选择中正确的是(B)。 A、Y=( X + Q + Z ) B、Y=(X + Q +Z) C、Y=(X + Q + Z) D、Y=( X + Q + Z ) 三、综合题(共20分,每题10分) 1、对如图电路分别写出E = 0 或E = 1 时,函数F 的逻辑表达式。 2、用图形法化简函数为最简与或式 F(A,B,C,D)=∑M(0,1,2,3,6,8)+∑D(10,11,12,13,14,15) 四、组合逻辑电路分析、设计题(共25分,1题10分,2题15分) 1、写出下图电路(电路由四个或非门组成)输出信号的逻辑表达式,并说明其功能。 F

2、用集成译码器74LS138实现下列组合逻辑函数 Z1=AB+AB+BC Z2=AB+BC+CA 30分,每题15分) 1、一个时序逻辑电路如下图所示(由两个D触发器组成),请画出其状态图。 CP 2、用JK触发器设计一个同步、上升沿触发的四进制计数器。状态图如下 /0 /0 /0 /1

数字逻辑电路试题及答案

、填空题(1-5小题每空1分,6-10小题每空2分,共 20分) 1. (16. 25) 10 二( ___________________ ) 2 = ( ) 8 = ( ) 16 2・三态门输出的三种状态分别为: 、和。 3.基本RS 触发器的约束条件是 _________________ o 4•多谐振荡器是一种波形 __________ 电路,它没有稳态,只有两个 ___________ o 5.把JK 触发器改成T 触发器的方法是 ________________ o 6・F(A,B,C,D) A (B C (D E))的对偶式为 _____________________________________ 7・十进制数(-12 )的补码形式为 ________________________ o 8. 某信号采集系统要求一片A/D 转换器集成芯片在1S 内对16个热电偶的输出电压 分时 进行A/D 转换。已知热电偶输出电压范围为0、0・025V(对应0~450 °C 温度范 围),需要分辨的温度 为0. 1七,试问选用 位的A/D 转换器。 9. RAM 存储器地址线4条,数据线8条,其存储容量为 _____________ o 10. 写出下图有ROM 构成的组合逻辑函数式Y 2= _______________________ o 二、逻辑函数化简证明题(共3题,共20分) 1. (6分)用公式法化简下面逻辑函数为最简与或式F(A,B,C) (ABC) (AB ) 2. (6分)证明下面逻辑恒等式,方法不限。(A C ) (B D) (B D ) AB BC 3. (8分)用卡诺图法求下面逻辑函数的反函数,用最简与或式表示。F(A,氏C,D) ABC ABD C D ABC ACD ACD ( 与 逻m 阵列一 H 〃储矩陆 或逻IHW 列j

数字逻辑电路期末试卷及答案 (3)

第1页,共8页 第2页,共8页 院系: 专业班级: 学号: 姓名: 座位号: 20 -20 学年第 学期期末考试试卷 《数字逻辑电路》(A )卷 一、选择题 (每小题2分,共20分) 1、下列数中最大的数是 【D 】 A 、(3C )16 B 、(57)8 C 、(70)10 D 、(1110010)2 2、8个输入端的编码器按二进制数编码时,输出端的个数是 【B 】 A 、2个 B 、3个 C 、4个 D 、8个 3、逻辑电路中的晶体管一般工作在 【B 】 A 、放大区 B 、饱和区或截至区 C 、截至区 D 、饱和区 4、同步时序电路和异步时序电路比较,其差异在于后者 【B 】 A 、没有触发器; B 、没有统一的时钟脉冲控制; C 、没有稳定状态; D 、输出只与内部状态有关; 5、n 个变量的逻辑函数全部最大项的个数有 【C 】 A 、n B 、2n C 、2n D 、2n -1 6、555定时器的结构如图1.1所示,如果芯片的5脚悬空;R D =V CC =5V ,6脚输入4V 电压,2脚输入2V 电压,下列关于555电路说法正确的是 【 A 】 U CC U CO U 6(TH)(TR) U o R D U 2放电端 图1.1(题1.6图) A 、U O 输出低电平,放电开关V 1导通; B 、U O 输出高电平,放电开关V 1截止; C 、U O 输出低电平,放电开关V 1截止; D 、U O 输出高电平,放电开关V 1导通; 7、图1.2所示用74LS161(同步16进制计数器,Cr 异步清零端、LD 同步置数端、OC 进位输出端,P 、T 计数允许端)构成的计数器正确的说法是 【D 】 A 、同步置数法组成的9进制计数器; B 、异步置数法组成的8进制计数器; C 、同步置数法组成的10进制计数器; D 、异步复位法组成的9进制计数器; 图1.2( 题1.7图) 8、要使由与非门组成的基本RS 触发器保持原状态不变, D S 、D R 端输入的信号 应取 【A 】 A 、1==D D S R B 、10==D D S R 、 C 、01== D D S R 、 D 、0==D D S R 9、为获得输出频率非常稳定的脉冲信号,应采用 【C 】 A 、对称多谐振荡器 B 、555定时器组成的对称多谐振荡器

《数字逻辑与电路》复习题及答案

《数字逻辑与电路》复习题 第一章数字逻辑基础(数制与编码) 一、选择题 1.以下代码中为无权码的为CD 。 A. 8421BCD码 B. 5421BCD码 C.余三码 D.格雷码 2.以下代码中为恒权码的为AB 。 A.8421BCD码 B. 5421BCD码 C.余三码 D.格雷码 3. 一位十六进制数可以用 C 位二进制数来表示。 A. 1 B. 2 C. 4 D. 16 4.十进制数25用8421BCD码表示为B 。 A. 10 101 B. 0010 0101 C. 100101 D. 10101 5.在一个8位的存储单元中,能够存储的最大无符号整数是CD 。 A. (256) 10 B. (127) 10 C. (FF) 16 D. (255) 10 6.与十进制数(53.5)10等值的数或代码为ABCD 。 A. (0101 0011.0101)8421BCD B.(35.8)16 C.(110101.1)2 D.(65.4)8 7.与八进制数(47. 3)8等值的数为:AB 0 A.(100111.011)2 B.(27.6)16 C.(27.3 )16 D. (100111.11)2 8. 常用的BCD码有CD 。 二、判断题(正确打,,错误的打X) 1.方波的占空比为0. 5。(,) 2. 8421 码1001 比0001 大。(X ) 3.数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。(V ) 4.格雷码具有任何相邻码只有一位码元不同的特性。( V ) 5.八进制数(17)8比十进制数(17)10小。( V ) 6.当传送十进制数5时,在8421奇校验码的校验位上值应为1。(,) 7.十进制数(9)10比十六进制数(9)16小。(X ) 8.当8421奇校验码在传送十进制数(8)10时,在校验位上出现了1时,表明在传送过程 中出现了错误。(V ) 三、填空题 1.数字信号的特点是在时间上和幅值上都是断续变化的、具高电平和低电平常

曲阜师范大学 计算机-《数字逻辑电路》复习资料及参考答案

《数字逻辑电路》 复习资料1 一、逻辑函数化简 1.用代数法化简, C B A ABCDE ABC Y ++++= 2.用卡诺图法化简, ),,Σd(1,5)4,,Σm(0,Y(A,B,C,D)11,10,9321113+=, ∑d 为无关项 二、分析题 1、分析下图所示逻辑电路,列出真值表,说明其逻辑关系。 2、分析下图所示同步时序逻辑电路,作出状态转移表和状态图,说明这个电路能对何种序列进行检测? 三、设计题 1.设计一个三输入的组合逻辑电路,当输入的二进制码小于5时,输出为0,大于等于5时,输出为1。要求: (1)列出真值表; (2)写出逻辑函数的最简与或式; (3)用非门和与非门实现该电路;

(4)用74LS138实现该电路。 74LS138功能表 2、设计一个按自然顺序变化的7进制加法计数器,计数规则为逢7进位,产生一个进位输出。要求:选用边沿JK触发器设计实现该功能的同步时序逻辑电路,并画出逻辑电路图。

答案 一、逻辑函数化简 1. ABC+(ABC)+(ABCDE)=1'' 2. AC AD B A Y ++= 二、分析题 1. 逻辑表达式:1Y A B CI =⊕⊕ 2((()))()Y A B CI AB A B CI AB ''=⊕+=⊕+ 由逻辑表达式计算出真值表: A B C Y 1 Y 2 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1 这是一个全加器电路。 2. 答:电路的状态方程和输出方程为: 状态表和状态转移图如下:

奥鹏吉林大学2021年9月《数字逻辑电路》网考复习题答案

1. 一个8 选一数据选择器的数据输入端有()个 A.1 B.2 C.3 D.8 答案: D 2. 与模拟电路相比,数字电路主要的优点不包括( ) . A.容易设计 B.通用性强 C.保密性好 D.抗干扰能力强 答案: A 3. 在下列触发器中,有约束条件的是() A.主从JK F/F B.主从D F/F C.同步RS F/F D.边沿D F/F 答案: C 4. MOS 集成电路采用的是()控制,其功率损耗比较小 A.电压 B.电流 C.灌电流 D.拉电流 答案: A 5. 以下电路中常用于总线应用的有(). A.TSL 门 B.OC 门 最新资料 C.漏极开路门 D.CMOS 与非门 答案: A 6. 卡诺图上变量的取值顺序是采用( ) 的形式,以便能够用几何上的相邻关系表示逻辑上的相邻。 A.二进制码 B.循环码 C.ASCII 码 D.十进制码 答案: B 7. 描述触发器的逻辑功能的方法不包括() A.状态转表 B.特性方程 C.状态转换图 D.状态方程

8. 以下表达式中符合逻辑运算法则的是( ) . A.C·C=C2 B.1+1=10 C.0<1 D.A+1=1 答案: D 9. 在何种输入情况下,“与非”运算的结果是逻辑0( ) . A.全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是1 答案: D 10. 欲设计0,1,2,3,4,5,6,7 这几个数的计数器,如果设计合理,采用同步二进制计数器,最少应使用()级触发器 最新资料 A.2 B.3 C.4 D.8 答案: B 11. 在一个8 位的存储单元中,能够存储的最大无符号整数是( ) . A.(256)10 B.(127)10 C.(FE)16 D.(255)10 答案: D 12. 与八进制数(47. 3) 8 等值的数为( ) . A.(100111.011)2 B.(27.8)16 C.(27.3)16 D.(100111.11)2 答案: A 13. 组合逻辑电路消除竞争冒险的方法有() A.修改逻辑设计 B.在输出端接入缓冲电路 C.后级加缓冲电路 D.屏蔽输入信号的尖峰干扰 答案: A 14. A+BC= ( ) . A.A+B B.A+C C.(A+B)(A+C) D.B+C

相关文档
相关文档 最新文档