文档视界 最新最全的文档下载
当前位置:文档视界 › 组成原理复习提纲及试题(附答案)

组成原理复习提纲及试题(附答案)

组成原理复习提纲及试题(附答案)
组成原理复习提纲及试题(附答案)

组成原理复习(附有部分参考答案)

第一章:概论

概念:

SISD,SIMD,MISD,MIMD

* 计算机硬件系统,计算机软件系统,

* Ven Neumann型计算机设计的基本思想

* 计算机的五大部件

* 计算机系统层次结构

* 机器字长,存储容量,运算速度

第二章:计算机硬件基础

串行加法器,并行加法器的概念

第三章:信息编码与数据表示

* 补码,*原码,*反码,*移码小数和整数的表示法及表示范围* 规格化浮点数和非规格化浮点数的表示法

及表示范围和最大正数,最小正数,最大负数,最小负数

* 奇偶校验码

第四章:运输方法和运算器

* 原码,**补码和移码的加减运算及溢出的判别

一位原码乘法,一位补码乘法(校正法,BOOTH算法)

一位原码除法(恢复余数法和不恢复余数法)

* 浮点数的加、* 减、乘、除算法及过程

第五章:存储体系

* SRAM 与DRAM 的区别

* RAM, ROM,PROM ,EPROM EEPROM,FLASH MEMORY的区别

存取时间Ta,存储周期Tc

存储器的层次结构

* DRAM 的三种刷新方法及计算

* 主存储器与CPU 的连接:地址译码和存储器与CPU的连接(字位扩展)

高速存储器:双端口存储器,*多体交叉存储器,相联存储器

*高速缓冲存储器CACHE

* 命中率h,*效率e,*cache/主存系统的平均访问时间Ta

* 主存与cache的地址映射方式

1.直接映射

2.全相联映射

3.* 组相联映射

第六章:指令系统

指令格式

*寻址方式:

* 1.立即寻址,

* 2.直接寻址,

* 3.间接寻址

* 4.寄存器寻址,

* 5.寄存器间接寻址,

* 6.变址寻址,

7.基址寻址

* 8.相对寻址

9.堆栈寻址

* 指令系统设计技术与操作码扩展技术

* RISC,CISC

第七章:控制器

* 控制器的组成与作用

* 指令周期,机器周期,时钟周期的概念及三者之间的关系控制方式:同步控制,异步控制,联合控制的概念

微程序控制器,:

* 概念:*PC,*IR,*AR的作用

* 微操作,微命令,微指令,微周期,微地址,微程序,机器指令与微程序的关系

微程序的设计

* 指令译码器的作用,

* 指令的执行过程

* 主存储器与控制存储器(控存)的作用与区别

水平型微指令和垂直型微指令的区别

* 直接控制法,字段直接编译法,字段间接编译法

* 微程序控制器与硬布线控制器的比较

第八章:

I/O设备编址方式

统一编址,独立编址

主机与i/o设备交换信息的方式:

程序查询方式,程序中断方式,DMA方式,I/O通道方式。I/O处理机方式

考试题型:A卷难度:比往年容易

一. 选择题(30分)

二.计算填空题(20分)

三、计算题(10分)

四、问答题20分)

五.综合题(20分)

考试题型:B卷难度:较A卷难,与往年相当

一. 选择题(20分)

二.计算填空题(20分)

三、计算题(10分)

四、问答题(15分)

五.综合题(35分)

例题:

一、判断题:(对的打“√”,错的打“×”,)

1.根据指令出现的频度来分配操作码的长度原则是使用频度高的指令分配较短的操作码,

而频度低的指令分配较长的操作码。√

2.堆栈是由一些连续存储单元组成的先进后出的存储器。√

3.在定点补码一位除法采用加减交替算法中,不够减商0,恢复余数,并将被除数与商左移

1位;被除数减去除数,够减则商1,余数与商左移一位。×

4.微程序控制器的执行速度较硬联逻辑控制器的速度慢,而且内部结构较规整,易扩充修

改。√

5.设置Cache的主要目的是提高内存的整体访问速度。√

6.V on Neumann型计算机的基本思想是程序存储、程序控制型机器。√

7.在超前进位4位加法器中,每个进位产生只与本位的二个数位及低位所产生的进位有关。

×

8.调入Cache中的数据在主存一定存有副本。√

9.由一些连续存储单元组成的先进先出的存储器称为堆栈。×

10.操作数地址在指令中的寻址方式称为直接寻址。√

11.操作数地址在寄存器中的寻址方式称为寄存器间接寻址。√

12.内存是用来存放机器指令和数据的而控存是用来存放解释机器指令的微程序的。√

13.奇校验码能检验出奇数个位出错,偶校验码能检验出偶数个位出错。×

14.程序可在辅助存储器中直接运行。×

15.CPU执行指令的时间称为指令周期。√

16.带奇校验字符码1001011的校验码是1。√

17.控制存储器的作用是存放机器指令的。×

18.二个无符号二进制数相加,只要产生进位,则溢出。√

19.实现主存地址与cache地址的映射是由硬件自动完成。√

20.采用多体交叉存储器可提高存储器的带宽。√

二. 选择题

1. X= 0.0011,Y= -0.1011,[X+Y]补=(D)

A.0.1110 B. 0.1000 C. 1.1110 D. 1.1000

2.某计算机字长16位,其存储容量是1MB,若按字编址,至少需地址线_ C __根。

A. 16

B.18

C.19

D.20

3.某机器字长16位,主存按字节编制,转移指令采用相对寻址,由两个字节组成,第一字节为操作码字段,第二字节为相对位移量字段。假定取指令时,每取一个字节PC自动加1。若某转移指令所在主存地址为2000H,相对位移量字段的内容为06H,则该转移指令成功转移后的目标地址是( C)。

A.2006H B.2007H C.2008H D.2009H

4.计算机的指令系统是指一台计算机中所有( A )的集合。

A.机器指令B.微指令C.操作系统指令D.符号指令

5.下列寄存器中,程序员不可见的是( D )。

A.存储器地址寄存器(MAR)B.程序计数器(PC)

C.存储器数据寄存器(MDR)D.指令寄存器(IR)

6. 下面哪一组存储器是永久性存储器:( B )。

A.SRAM和硬盘B.ROM和外存

C.DRAM和Cache D.优盘和Cache

7. 下列关于RISC的叙述中,错误的是( A ) 。

A.RISC普遍采用微程序控制器

B.RISC大多数指令在一个时钟周期内完成

C.RISC的内部通用寄存器数量相对CISC多

D.RISC的指令数、寻址方式和指令格式种类相对CISC少

8. 下面有关微指令、指令和微程序、程序的说法中,正确的是( C )。

A.程序就是由微程序构成的,指令就是由微指令构成的。

B.程序是指令的有序集合,而指令是微程序的有序集合。

C.每一条指令就是由一段微程序来解释执行的。

D.每一条指令对应着一条微指令。

9. 下列有关微程序控制器与微指令格式的说法中,正确的是( A )。

A.相对硬布线控制器,微程序控制器的指令功能的修改和扩展比较容易。

B.相对硬布线控制器,微程序控制器的电路不规整,指令执行速度慢。

C.水平型微指令的并行操作能力强,微指令字长很短,微程序长。

D.垂直型微指令的并行操作能力弱,微指令字长比较长,微程序短。

10.指令的寻址方式有顺序和跳跃两种,采用跳跃方式可以实现(D)。

A.堆栈寻址B.程序的条件转移

C.程序的无条件转移D.程序的条件转移和无条件转移

11.计算机中表示地址时使用(A)

A.无符号数B.原码 C.反码 D.补码

12. 原码恢复余数除法算法中,当余数为负数时,执行( C )操作后,可得到新的余数;而在原码不恢复余数除法算法中,当余数为负数时,则要执行( B)操作后,得到新的余数。

A.左移1位,-|Y|

B.左移1位,+|Y|

C.+|Y|,左移1位,-|Y|

D.-|Y|,左移1位,+|Y|

13. 浮点数乘法运算的步骤是( D ):

A.对阶,尾数相乘,阶码相加

B.对阶,尾数相乘,阶码相减,结果规格化,舍入

C.尾数相乘,阶码相减,结果规格化,舍入

D.尾数相乘,阶码相加,结果规格化,舍入

14. 在计算机系统中,表征系统运行状态的部件是(D)。

A.程序计数器B.累加寄存器C.中断寄存器D.程序状态字

15. DRAM是利用极间电容存储电荷来表示‘0’和‘1’信息的,由于电荷的漏电作用,故需(C)。A.增加写入驱动电流;B.增加读出放大器电路;C.定时刷新、再生;D.延长读写时间16.一个指令周期通常由(A)组成。

A.若干个机器周期 B. 若干个时钟周期C.若干个工作脉冲 D. 若干个节拍17. 若一台计算机的字长为8个字节,则表明该机器(C)。

A.能处理的数值最大为8位十进制数 B. 能处理的数值最多由8位二进制数组成

C . CPU一次运算的二进制代码为64位 D. 在CPU中运算的结果最大为2的64次方18.控制器中用于存放指令地址的寄存器是(B)。

A.主存地址寄存器 B. 程序计数器 C. 指令寄存器 D. 标志寄存器

19. X= 0.0011,Y= -0.1011,[X-Y]补=(C.)

A.1.1110 B. 1.1000 C. 0.1110 D. 0.1000

20.16个汉字的机内码需要(B )。

A.16字节B.32字节C.64字节D.8字节

21. 在汉字系统中存在下面几种编码,汉字库中存放的是( B ) 。

A.汉字输入码B.汉字内码

C.汉字交换码D.汉字字模码

22. 对于一个24×24点阵的汉字,在机内存储与交换时所占用的存储空间是( E )个字节。

A.576 B.72 C.24 D.16 E.2 F.1

23.数的机器码表示中,( D )的零的表示形式是唯一的。

A. 原码

B. 反码

C. 补码和原码

D. 补码和移码

24. 微程序控制器中,每一条机器指令通常需( B )。

A. 一条微指令来解释执行

B. 一段微指令编写的微程序来解释执行

C. 一条毫微指令来直接解释执行

D. 一段毫微指令编写的毫微程序来直接解释执行25.微程序控制器中,机器指令与微指令的关系是( B )。

A. 每一条机器指令由一条微指令来执行

B. 每一条机器指令由一段微指令编写的微程序来解释执行

C. 每一条机器指令组成的程序可由一条微指令来执行

D. 一条微指令由若干条机器指令组成

26. 某机采用二级流水线组织,第一级为取指令、译码,需要200ns完成操作;第二级为执行周

期,一部分指令能在180ns内完成,另一些指令要360ns才能完成,机器周期应选( D )。

A.180ns B.190ns C.200ns D.360ns

27.在CPU中用于记录运算结果状态的寄存器称为( D )。

A.主存地址寄存器 B. 程序计数器 C. 指令寄存器 D. 标志寄存器

28.下面三种语言中,(4)既是符号化语言,又是面向机器的语言。( A )

A.机器语言B.汇编语言C.高级语言

.

29.在定点二进制运算器中,减法运算一般通过( D )来实现。

A. 原码运算的二进制减法器

B. 补码运算的二进制减法器

C. 原码运算的十进制加法器

D. 补码运算的二进制加法器

30.下列有关RAM和ROM得叙述中正确的是( A )。

①RAM是易失性存储器,ROM是非易失性存储器

②RAM和ROM都是采用随机存取方式进行信息访问

③RAM和ROM都可用做Cache

④RAM和ROM都需要进行刷新

A. 仅①和②

B. 仅②和③

C. 仅①,②,③

D. 仅②,③,④

31.按冯·诺依曼计算机体系结构的基本思想设计的计算机硬件系统包括( B )。

A.微程序控制器、存储器、显示器、键盘

B.运算器、控制器、存储器、输入设备、输出设备

C.总线、CPU、磁盘、显示器、打印机

D.运算器、主存、缓冲存储器、虚拟存储器、控制器

32.计算机系统的层次结构从内到外依次为(A)

A.硬件系统、系统软件、应用软件

B.系统软件、硬件系统、应用软件

C.系统软件、应用软件、硬件系统

D.应用软件、硬件系统、系统软件

33.假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校验的字符码是(C )。

A. 11001011

B. 11010110

C. 11000011

D. 11011001

34.主存贮器和CPU之间增加cache的目的是( A )。

A. 提高CPU访问存储器系统的整体速度

B. 扩大主存贮器容量

C. 增加CPU中通用寄存器的数量

D. 加快CPU访问外存的速度

35.某机器字长16位,主存按字节编制,转移指令采用相对寻址,由两个字节组成,第一字节为操作码字段,第二字节为相对位移量字段。假定取指令时,每取一个字节PC自动加1。若某转移指令所在主存地址为2000H,相对位移量字段的内容为06H,则该转移指令成功转移后的目标地址是( C )。

A.2006H B.2007H C.2008H D.2009H

36.主存贮器和CPU之间增加cache的目的是( A )。

A. 解决CPU和主存之间的速度匹配问题

B. 扩大主存贮器容量

C. 扩大CPU中通用寄存器的数量

D. 既扩大主存贮器容量,又扩大CPU中通用寄存器的数量

37.计算机系统中的机器指令指的是( A )

A.用二进制代码表示的指令

B.用助记符表示的指令

C.用数学符号表示的指令

D.放在控制存储器中的微指令

38.八位二进制补码数的表示范围为( C )。

A. 0~+128

B. 0~+255

C. –128~+127

D. –255~+255

39.相联存储器采用按(B)访问方式,因而速度比普通存储器快。

A.地址 B. 内容 C. 实地址 D. 虚地址

40. 二个补码数相加、减,可能产生溢出的情况是(D)

A.二个数同号 B. 二个数异号

C.相加数异号,相减数同号

D. 相加数同号,相减数异号

42.八位二进制移码数的表示范围为( C )。

A. 0~+128

B. 0~+255

C. –128~+127

D. –255~+255

43.计算机中采用二进制表示数据,下面哪一种原因是错误的:( A )。

A.二进制数的表示精度高

B.二进制数运算规则简单

C.二值状态的电子器件易实现

D.具有逻辑特性,可以进行逻辑运算

三.填空题+

1.按实现方式,控制器分为微程序控制器和硬布线控制器,后者的执行速度比前者快;RISC系统多采用硬布线控制器。

2.存储的信息在加电时不会丢失,断电后会丢失的既能读又能写的半导体器件称SRAM ,而加电时需刷新的半导体器件器件称DRAM ,前者与后者相比,速度快。3.取指周期中从内存读出的信息流为指令,执行周期中从内存读出的信息流为数据。4.主存与cache的地址映射有_ 直接映射__、__全相联映射__、_组相联___三种方式。其中组相连方式适度地兼顾了前二者的优点,又尽量避免其缺点,从灵活性、命中率、硬件投资来说较为理想。

5.一个机器字长为16位,阶码8位,其中一位符号位,尾数8位,其中一位符号位,阶码和尾数均用补码表示,它能表示的规格化最大数为(1-2-7)×2127,最小数为-1×2127,

最接近0的正数为2-1×2-128,最接近0的负数为-(2-1+2-7)×2-128。6.在控制器中,专用寄存器PC用于指出下条指令地址,IR用于存放当前执行指令的代码;在微程序控制器中,指令译码器的功能是形成解释当前执行的机器指令的微程序入口地址。

7.在微程序控制的计算机中,将由同时发出的控制信号所执行的一组微操作称微指令,执行一条指令实际上就是执行一段存放在控存中的微程序。

8.在浮点数表示中,尾数等于0 和下溢(阶码负溢出)被称为机器零。。

9.16位的整数补码可表示的十进制数据范围为-215~215-1 。

10. 一个机器字长为16位,阶码8位,含一位阶符,尾数8位,含一位数符,阶码和尾数均用

补码表示,它能表示绝对值最大的规格化数的十进制真值为1×2127,绝对值的最小

的规格化数的十进制真值为2-1×2-128。

11.浮点加法运算步骤的第一步应是对阶。

12. 完全水平型微指令,控制字段为16位,则一条微指令最多可同时启动16 个微操作;完全垂直型微指令,定义15种微操作,则微操作码字段最少需要 4 位。

13.CPU从_ 内存___取出一条指令并执行这条指令的时间总和称为_指令周期___。

14.运算器主要由通用寄存器、ALU、标志寄存器、数据寄存器(暂存器)、AR 等部件组成。

15.字符码1001011产生的奇校验位的值为 1 。

17.在组合逻辑控制器中,从逻辑函数的角度来看,控制信号(微操作控制信号)是多种输入信号的函数。

18.浮点数算术加减运算过程中,每次阶码运算后都应该进行尾数相加减。

19.某机字长16 位,CPU地址总线20位,数据总线16位,存储器按字编址。若该机主存采用16K×8位的DRAM芯片(内部为128×128阵列)构成最大主存空间,则共需128 个芯片。若采用异步刷新方式,单元刷新周期为2ms,则刷新信号的周期为 15.625微秒。

20.微程序控制器主要由微地址形成电路、控存微地址寄存器、微指令寄存器等部件组成。

21.微机A、B是采用不同主频的CPU芯片,片内逻辑电路完全相同,若A机的CPU主频为8MHz,B机为12MHz。A机的平均指令执行速度为0.4MIPS, 那么A机的CPU主频周期为0.125 μs, A机的平均指令周期为 2.5 μs,B机的平均指令执行速度为0.6 MIPS。

22.SRAM的存储单元是用双稳态触发器器件来存储信息的,而DRAM则是用MOS 管上的极间电容器件来存储信息的,前者比后者速度快。

23.在原码除法的加减交替算法中,若本次余数为负,商上0 ,求下一位商的办法是,余数先左移一位,再+| 除数Y | 来得到新的部分余数。为加快除法运算的速度,可以采用阵列除法器件。

25.微指令分为__水平____型微指令和__垂直____型微指令,前者并行操作能力强。

26.一个机器字长为16位,阶码8位,其中一位符号位,尾数8位,其中一位符号位,阶码和尾数均用补码表示,它能表示的非规格化最大数为(1-2-7)×2127,最小数为-1×2127 ,最接近0的正数为2-7×2-128,最接近0的负数为-2-7×2-128。

四.计算填空题

1、假设CPU总是从Cache取得数据,某程序在执行过程中访存5000次,其中有100次

访问Cache缺失(未命中),已知Cache的存储周期为10ns,主存的存储周期为60ns。

Cache的命中率为(),Cache/主存系统的平均访问时间为()ns,Cache/主存系统的效率为()。

2、设32位计算机的主存容量为2GB,存储器按字编址;Cache容量256KB,每块16B,

Cache按照4路组相联方式组织,则主存地址()位;其中“标记”字段()位,Cache组地址()位,块内地址()位;主存地址4567H映射到Cache的

()组。

3、设某8

其中,RD为目的寄存器号,MOD为寻址方式码字段,指令第二字为地址、数据或偏移量;源操作数由MOD字段和指令第二字共同确定。除了HALT指令为单字指令外,其他指令均为双字指令;各字段解释如表1。

表1

①指令AND R2,[56H]的功能是将R2寄存器的内容与内存地址56H单元的内容,进行“逻辑与”操作,结果存入R2寄存器,则该指令机器码第一字节为()H,第二字节为()H。

②内存地址的部分单元内容如表2,若(PC)=12H,变址寄存器(SI)=10H,则此时启动

程序执行,将程序执行前三条指令的情况与结果,填写到表3。

表3

一、计算题

一.

设浮点数的格式为:阶码5位,包含一位符号位,尾数6位,包含一位符号位,阶码和尾数

均用补码表示,排列顺序为:

则按上述浮点数的格式:

(1)若(X)10 =15/32,(Y)10= -3.25,则求X和Y的规格化浮点数表示形式。

(2)求[X+Y]浮(要求用补码计算,列出计算步骤)。

二.设有浮点数,x=25×(9/16),y=23×(-13/16),阶码用4位(含1位符号位)移码表示,尾数用5位(含1位符号位)补码表示。

X=0.11110×2-1 M X=0.11110 E X=-0001

【M X】补=0.11110 【E X】移=11111 【X】浮=11111 0.11110

(Y)10=-3.375,(Y)2=-11.011

Y=-0.11011×2+2M Y=-0.11011 E Y=+0010

【M Y】补=1.00101 【E Y】移=00010 【Y】浮=00010 1.00101

(2)(a)对阶:X对向Y,X的尾数右移3位

【X】浮=00010 0.00011 110

(b)尾数相加:

00.00011

+11.00101

11.01000 110

(c)结果规格化:无需规格化

(d)舍入:入1

[X+Y]浮=00010 1.01001

三.设有浮点数,x=25×(9/16),y=23×(-13/64),阶码用4位(含1位符号位)补码表示,尾数用5位(含1位符号位)补码表示。

(1)写出x和y的浮点数表示。

(2). 求真值x×y=?要求写出完整的浮点运算步骤,并要求尾数用补码一位乘法(booth 法)运算。

四.设有浮点数,x=24×(7/16),y=23×(-9/64),阶码用4位(含1位符号位)补码表示,尾数用5位(含1位符号位)补码表示。

(2)写出x和y的浮点数表示。

求真值x×y=?请写出完整的浮点运算步骤,要求尾数用补码一位乘法运算。(6分)五.设有浮点数,x=25×(7/16),y=23×(-9/16),阶码用4位(含1位符号位)补码表示,尾数用5位(含1位符号位)补码表示。

(3)写出x和y的浮点数表示。

(4)求真值x×y=?请写出完整的浮点运算步骤,要求尾数用补码一位乘法运算。

三.问答题

1.。

1.在RR型,RS型,SS型指令中,哪类指令执行时间长?哪类指令执行时间短?

答: SS型指令执行时间长,RR型指令执行时间短。

2.提高存储器速度可采用哪些措施?(至少3种)

答:可采用:cache,多体交叉存储器,双端口存储器,相联存储器等。

3.控制器的主要功能是是什么?

答:取指令,分析指令,执行指令。

4.在微指令控制器中,指令译码器的功能是什么?

答:形成解释当前执行的机器指令的微程序入口地址。

5.什么叫CISC和RISC,它们各有和特征?

答:CISC:复杂指令系统,RISC:精简指令系统。

CISC:指令系统复杂,寻址方式多,种类多,功能强大。多数指令控制器多采用微程序控制器。速度慢。

RISC: 指令系统简单,种类少,指令格式固定。寻址方式少,控制器多采用硬布线系统实现。速度快。

6.CPU的基本组成有哪些?

答:CPU由ALU 和控制器组成。

7.在微程序控制器中,微程序的入口和下条微指令地址是如何形成的?

答:微程序的入口地址由指令译码器的对当前执行的机器指令的译码产生。

8.控制器的基本组成有哪些?

答:PC,IR,控制信号产生电路,指令译码器的,时序电路产生电路等。

9. SRAM,DRAM,ROM,EPROM有何区别?

答:SRAM是静态存储器,

DRAM是动态存储器,需定时刷新,

ROM只读存储器,永久性记忆存储器。内容不可改写。

EPROM是可擦除的只读存储器,信息擦除后再写入。

10.主机与外设交换信息的方式有哪几种?

答:主机与外设交换信息的方式有下列5种方式:

1.程序查询方式

2.程序中断方式

3.DMA方式

4.I/O通道方式

5.I/O处理机方式

11.简述指令操作码的扩展技术的基本方法。

答:采用可变操作码长度格式,操作码的长度随着地址数的减少而增加。另外还要根据指令出现的频度来分配操作码的长度,使用频度高的指令分配较短的操作码,而频度低的指令分配较长的操作码。

12.简述微程序控制的控制器和硬布线控制的控制器的不同及优缺点。

答:硬布线控制器电路复杂。不规整,不易修改和扩充,但执行速度快,多应用与RISC系统;而微程序控制器电路相对规整,易于修改和扩充,但执行速度慢,多应用以CSIC系统中。13.主机与外设交换信息的“程序查询方式”和“程序中断方式”的工作过程各是怎样的?

答:程序查询方式是需CPU通过编程来查询外设状态,当外设准备出现好传输数据状态时,CPU才可与外设交换信息,否则等待外设准备好,或查询下一个外设状态。

程序中断方式是当外设需与CPU交换信息时,向CPU发出中断信号,在CPU执行完当前指令后,并再允许中断的情况及无高级的中断服务在响应的情况下,由中断系统管理自动转入事先设定好的相应中断服务程序处理,去完成信息交换。

14.简述冯·诺依曼体系结构的主要设计思想。

(1)采用二进制表示信息。

(2)计算机的硬件系统由控制器、运算器、存储器、输入设备和输出设备五大部件构成。(3)采用存储程序和程序控制的基本思想,将程序事先存放在存储器中,程序运行时,由控制器自动、高速地从存储器中取出并执行。

15.对比SRAM和DRAM的异同点。

i.相同点:都是半导体随机存取存储器,能够作主存,属于易失性存储器。(1分)

ii.

16. 从计算机硬件组成的角度,谈谈你对计算机工作原理的理解

●计算机工作过程即是执行程序的过程;也是控制器取指令、分析指令、执行指令的循

环往复的过程。

●程序和数据事先由输入设备输入到存储器中,由控制器控制存储器取指令到IR,然后

经过指令译码器译码,分析指令的功能,然后发送微操作控制信号到运算器、存储器

或者IO设备,以完成指令的功能。

●其他类似也可得分。

四.综合题

1.(6分)设某机字长16位,指令格式均为单字指令,每个地址码5位,试采用操作码扩展技术设计一个指令系统,包含62条双地址指令,30条单地址指令,20条零地址指令;请给出指令编码示意图

●62

●30

111110×××××(32条中选择30条)

●20

111111××××××××××(1024条中选择20个编码即可)

其他编码方案,只要符合操作码扩展技术都可以

2.某机字长8 位,CPU地址总线20位,数据总线8位,存储器按字节编址,CPU 的控制信号线有:MREQ#(存储器访问请求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读信号)。试问:

①若该机主存采用64K×1位的DRAM芯片(内部为256×256阵列)构成最大主存空间,则

共需多少个芯片?若采用异步刷新方式,单元刷新周期为8ms,则刷新信号的周期为多少时间?刷新用的行地址为几位?(4分)

②若为该机配备4K×8位的Cache,每块8字节,采用2路组相联映象,试写出对主存地址

各个字段的划分(标出各个字段的位数);若主存地址为03280H,则该地址可映象到的Cache 的哪一组?(6分)

③若用2个16K×4位的SRAM芯片和2个8K×8位的SRAM芯片形成32K×8位的RAM

存储区域,起始地址为0000H,假设SRAM芯片有CS#(片选,低电平有效)和WE#(写使能,低电平有效)信号控制端。

(1)试画出地址译码方案;写出RAM的地址范围。

(2)并画出SRAM与CPU的连接图,请标明SRAM芯片个数、译码器的输入输出线、地址线、数据线、控制线及其连接。

3.某机字长8 位,CPU地址总线20位,数据总线8位,存储器按字节编址,CPU 的控制信号线有:MREQ#(存储器访问请求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读信号)。试问:

④若该机主存采用64K×1位的DRAM芯片(内部为256×256阵列)构成最大主存空间,则

共需多少个芯片?若采用异步刷新方式,单元刷新周期为8ms,则刷新信号的周期为多少时间?刷新用的行地址为几位?

⑤若为该机配备4K×8位的Cache,每块8字节,采用2路组相联映象,试写出对主存地址

各个字段的划分(标出各个字段的位数);若主存地址为03280H,则该地址可映象到的Cache 的哪一组?

⑥若用2个16K×4位的SRAM芯片和2个8K×8位的SRAM芯片形成32K×8位的RAM

存储区域,起始地址为0000H,假设SRAM芯片有CS#(片选,低电平有效)和WE#(写

使能,低电平有效)信号控制端。

(1)试画出地址译码方案;写出RAM 的地址范围。 (2)并画出SRAM 与CPU 的连接图,请标明SRAM 芯片个数、译码器的输入输出线、地址线、

数据线、控制线及其连接。 4.某CPU 地址总线16位,数据总线8位,CPU 的控制信号线有:MREQ#(存储器访问请

求,低电平有效),R/W#(读写控制,低电平为写信号,高电平为读信号)。若用若干个8K ×4位的SRAM 芯片形成32K ×8位的RAM 存储区域,起始地址为4000H ,假设SRAM 芯片有CS#(片选,低电平有效)和WE#(写使能,低电平有效)信号控制端;试写出RAM 的地址范围,并画出SRAM 与CPU 的连接图(请标明SRAM 芯片个数、译码器的输入输出线、地址线、数据线、控制线及其连接)。

四.设某流水线计算机有一个指令和数据合一的cache ,已知cache 的的读/写时间为10ns ,主存的读/写时间为100ns ,取指的命中率为90%,数据命中率为80%,在执行指令时,约有1/5指令需要存/取一个操作数,假设指令流水线在任何时候都不阻塞,那么,设置cache 后,与无cache 比较,计算机的运算速度可提高多少倍?

五.某计算机的字长为16位,存储器按字编址,访内存指令格式如下:

15 11 10 8 7

其中OP 是操作码,M 是定义寻址方式(见下表),A 为形式地址。设PC 和Rx 分别为程序计

数器和变址寄存器,字长为了16位,问:该格式能定义多少种指令?写出各种寻址方式的有效地址EA 的计算式。

假如该机支持的机器指令格式如下:

五.CPU 结构如下图所示,各部分间的连线表示数据通路,箭头表示数据信息传送方向。

+1

1.请标明图中A,B,C,D四个寄存器名;

2.简述指令从主存储器取到控制器的数据通路;

1、根据所示的数据通路,画出访存指令LDA R0,((A))对应的微程序流程图,其功能为:((A))→ R0,源操作数采用间接寻址;

2、根据所示的数据通路,画出无条件转移指令对应的微程序流程图:

JMP [PC+Disp] ;功能为:Disp+(PC)→ PC,采用相对寻址。

3、假如两个二进制补码数据X和Y分别放在R0和R1中(8位寄存器的最低4位补0),[X]补= 0.110,[Y]补=1.001,ALU的控制信号‘*’可以实现补码的乘法计算,结果放在R0寄存器中。(1)写出用补码一位乘法计算〔X×Y〕补的计算过程;

(2)请用微程序流程图描述机器指令MUL R0,R1的指令周期,其功能为:(R0)×(R1)→ R0,操作数均采用寄存器寻址。

3、若该机采用微程序控制器,共有28种微操作命令(采用直接控制法),有7个转移控制状态(采用译码形式),微指令格式如下,其中下址字段7位,则操作控制字段和判别测试字段各有几位?控存容量是多少?(用字数×字长的形式表示)

(2

)图1是模型机的结构图。某条指令的微程序流程图如图2所示。其中,J1指根据操作码散转至指令的微程序入口。请写出这二条指令的功能、寻址方式及指令的格式。

图2 微程序流程图

图2 微程序流程图

(3)画出MOV 指令的微程序流程图。采用直接寻址方式,将以A 为地址的主存单元的内容 送至Rd 寄存器。指令格式为:

(4)若该机微指令下址字段为7位,则其控制存储器的地址范围为多少?(2分)

(3)画出ADD 指令的微程序流程图。该加法指令采用立即寻址方式,含义是将寄存器Rd 的内容加上立即数DATA 送到Rd

(4)若该机微指令总共有138条,每条微指令需要一个控存单元,则微指令的下址字段至少需多少位?

1.设某机字长16位,指令格式均为单字指令,每个地址码5位,试采用操作码扩展技术设计一个指令系统,包含62条双地址指令,30条单地址指令,20条零地址指令;请给出指令编码示意图。

3.某8位模型机采用微程序控制器,结构如图1所示。其中MEM为主存,R0~R3是通用寄存器。各部件的控制信号均已标出,控制信号的命名准则是:‘→’符号前的是数据发送方部件,‘→’符号后的是数据接收方部件,并且控制信号中的B表示总线;J1#控制指令译码,其他读写信号具有普通意义。例如:B→DA1表示总线上的数据送入DA1暂存器;ALU→B#表示ALU运算的结果送到总线上(低电平有效),

(1)图1中有22个微操作控制信号,另外3个信号J1#~J3#是用于微指令转移的判别测试条件。在微指令中,控制字段采用直接控制法,判别测试字段采用译码法编码,

下址字段8位,则微指令字长多少位?该模型机的控存容量是多少?

(2)模型机的某条指令的微程序流程图如图2所示,写出该条指令的功能、寻址方式、指令第二字的含义。

(3)写出MEM→DA1微指令必须发送的微操作控制信号。

(4)根据图1所示的数据通路,写出ADD RD,[ADDR]指令的微程序流程图。指令功能为(RD)+(ADDR)→RD,即寄存器RD的内容加内存单元ADDR的内容

送回RD

微操作控制信号

图1 模型机结构框图

计算机组成原理试题及答案

A .(7CD )16 B. ( 7D0)16 C. (7E0)16 D. 3. 下列数中最大的数是 _______ 。 A .(10011001) 2 B. (227) 8 C. (98)16 4. ____ 表示法主要用于表示浮点数中的阶码。 A. 原码 B. 补码 C. 反码 D. 移码 5. 在小型或微型计算机里,普遍采用的字符编码是 A. BCD 码 B. 16 进制 C. 格雷码 6. 下列有关运算器的描述中, ______ 是正确的 A. 只做算术运算,不做逻辑运算 B. C. 能暂时存放运算结果 D. 7. EPROM 是指 ____ 。 A. 读写存储器 B. C. 可编程的只读存储器 D. 8. Intel80486 是 32位微处理器, Pentium 是A.16 B.32 C.48 D.64 9 .设]X ]补=1.XXX 3X 4,当满足 _________ ■寸,X > -1/2 成立。 A. X 1必须为1,X 2X 3X 4至少有一个为1 B. X 1必须为1 , X 2X 3X 4任意 C. X 1必须为0, X 2X 3X 4至少有一个为1 D. X 1必须为0, X 2X 3X 4任意 10. CPU 主要包括 _____ 。 A.控制器 B. 控制器、运算器、cache C.运算器和主存 D.控制器、ALU 和主存 11. 信息只用一条传输线 ,且采用脉冲传输的方式称为 _________ 。 A. 串行传输 B. 并行传输 C. 并串行传输 D. 分时传输 12. 以下四种类型指令中,执行时间最长的是 _________ 。 A. RR 型 B. RS 型 C. SS 型 D. 程序控制指令 13. 下列 _____ 属于应用软件。 A. 操作系统 B. 编译系统 C. 连接程序 D. 文本处理 14. 在主存和CPU 之间增加cache 存储器的目的是 _____ 。 A. 增加内存容量 B. 提高内存可靠性 C.解决CPU 和主存之间的速度匹配问题 D. 增加内存容量,同时加快存取速 度 15. 某单片机的系统程序,不允许用户在执行时改变,则可以选用 ____________ 作为存储芯 片。 A. SRAM B. 闪速存储器 C. cache D. 辅助存储器 16. 设变址寄存器为X ,形式地址为D, (X )表示寄存器X 的内容,这种寻址方式的有 效地址为 ______ 。 A. EA=(X)+D B. EA=(X)+(D) C.EA=((X)+D) D. EA=((X)+(D)) 17. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为 ___________ 。 A. 隐含寻址 B. 立即寻址 C. 寄存器寻址 D. 直接寻址 18. 下述 I/O 控制方式中,主要由程序实现的是 ________ 。 7F0)16 D. ( 152)10 o D. ASC H 码 只做加法 既做算术运算,又做逻辑运算 只读存储器 光擦除可编程的只读存储器 位微处理器。

组成原理复习题目

填空题: 1.计算机的硬件包括(运算器)、(存储器)、(控制器)、适配器、输入输出设备。 2.按IEEE754标准,一个浮点数由(符号位S)、(阶码E)、(尾数M)三个域组成。 3.计算机采用多级存储体系结构,即(cache)、(主存)和(外存)。 4.形成指令地址的方式,称为(指令寻址方式)。有(顺序寻址)和(跳跃寻址)两种,由指令计数器来跟踪。 5.CPU是计算机的中央处理器部件,具有(指令控制)、(操作控制)、时间控制、(数据加工)的基本功能。 6.为了解决(多个)主设备同时竞争总线(控制权)的问题,必须具有总线(仲裁部件)。 7.磁表面存储器由于存储容量大,(位成本低),在计算机系统中作为(辅助)大容量存储器使用,用以存放系统软件、大型文件、数据库等大量程序与数据信息。 (2) 1.早期将(运算器)和(控制器)合在一起称为Cpu(中央处理器)。 2.数的真值变成机器码时有四种表示方法:原码表示法,(反码表示法),(补码表示法),(移码表示法)。 3.Cache是一种(高速缓冲)存储器,是为了解决CPU和主存之间(速度)不匹配而采用的一项重要的(硬件)技术 4.形成操作数地址的方式,称为(数据寻址方式)。操作数可放在专用寄存器、(通用寄存器)、内存和(指令)中。 5.CPU中至少要有如下六类寄存器:(指令寄存器)、(程序计数器)、(地址寄存器)、数据缓冲器、通用寄存器、状态条件寄存器。 6.接口部件在它动态联结的两个功能部件间起着(缓冲器)和(转换器)的作用,以便实现彼此之间的(信息传送)。 7.外围设备的功能是在计算机和(其他机器)之间,以及计算机与(用户)之间提供联系。 (3) 1.(存储)程序并按(地址)顺序执行是冯·诺依曼型计算机的(工作原理)。 2.移码主要用于表示浮点数的(阶码E),以利于比较两个指数的(大小)和(对阶)操作。 3.存储器的技术指标有(存储容量)、(存取时间)、(存储周期)、存储器带宽。 4.RISC指令系统的最大特点是:①(指令条数少);②指令长度固定,指令格式和寻址方式种类少;③只有取数/存数指令访问(存储器),其余指令的操作均在(寄存器)之间进行 5.互斥的微操作,是指不能(同时)或不能在(同一个节拍内)并行执行的微操作。可以(编码)。 6.当代流行的标准总线内部结构包含:①(数据传送总线)(由地址线、数据线、控制线组成);②(仲裁总线);③中断和同步总线;④(公用线)(电源、地线、时钟、复位灯信号线)。 7.中断系统是计算机实现中断功能的(软硬件)总称。一般在CPU中设置中断机构,在外设接口中设置中断控制器,在软件上设置相应的(中断服务程序)。 选择题

关于机械原理与机械设精选计--实用总结复习学习资料.doc

学习必备欢迎下载 机械原理与机械设计复习资料 一、单项选择题:在每小题列出的四个备选项中只有一个是符合题目要求的,请将其代码填写在题后的括号内。 1. 在平面机构中,每增加一个低副将引入【 C 】 A .0 个约束B. 1 个约束C. 2 个约束D.3 个约束 2. 某平面机构有 5 个低副, 1 个高副,机构自由度为 1,则该机构具有的活动构件是【 B 】 A. 3 B. 4 C. 5 D. 6 3. 在平面机构中,每增加一个高副将引入【 B 】 A .0 个约束B. 1 个约束C. 2 个约束D.3 个约束 4. 在双曲柄机构中,已知杆长 a= 80,b= 150,c= 120,则 d 杆长度为【 B 】 A . d< 110 B .110 ≤ d≤ 190 C. d< 190 D. 0< d 5. 在曲柄摇杆机构中,当曲柄为主动件,摇杆为从动件时,可将【 B 】 A.连续转动变为往复移动B.连续转动变为往复摆动 C.往复移动变为转动D.往复摆动变为连续转动 6.对于平面连杆机构,通常可利用下列哪种构件的惯性储蓄能量以越过机构的 死点位置? A.主动件B.连杆C.从动件D.连架杆 7. “最短杆与最长杆长度之和大于其余两杆长度之和”的铰链四杆机构为 A.曲柄摇杆机构B.曲柄滑块机构 C.双曲柄机构 D .双摇杆机构 8. 对于外凸的凸轮轮廓,从动杆滚子半径必须比理论轮廓曲线的最小曲率半径 A.大B.小C.等于D.不确定9. 与其他机构相比,凸轮机构最大的优点是 【 C 【 D 【 B 【 A 】 】 】 】 A.可实现各种预期的运动规律C. 制造方便,易获得较高的精度 B.便于润滑 D.从动件的行程可较大 10. 凸轮轮廓与从动件之间的可动联接的运动副是 A. 移动副 B.低副C.转动副 D. 高副 11. 在圆柱齿轮传动中,常使小齿轮齿宽略大于大齿轮齿宽,其目的是 【 【 C D】 】 A.提高小齿轮齿面接触疲劳强度 B .提高小齿轮齿根弯曲疲劳强度C.补偿安装误差以保证全齿宽的接触D.减少小齿轮载荷分布不均

计算机组成原理考试题库

计算机原理考试题库 一、选择题 1、电子计算机的算术/逻辑单元、控制单元及主存储器合称为C。 A、CPU B、ALU C、主机 D、UP 2、用以指定待执行指令所在地址的是C。 A、指令寄存器 B、数据计数器 C、程序计数器 D、累加器 3、完整的计算机系统应包括D。 A、运算器、存储器、控制器 B、外部设备和主机 C、主机和实用程序 D、配套的硬件设备和软件系统 4、计算机存储数据的基本单位为A。 A、比特Bit B、字节Byte C、字组Word D、以上都不对 5、计算机中有关ALU的描述,D是正确的。 A、只做算术运算,不做逻辑运算 B、只做加法 C、能存放运算结果 D、以上答案都不对 6、计算机系统中的存储系统是指D。 A、RAM存储器 B、ROM存储器 C、主存 D、主存和辅存 7、下列语句中是C正确的。 A、1KB=1024 1024B B、1KB=1024MB C、1MB=1024 1024B D、1MB=1024B 8、用以指定待执行指令所在地址的是C。 A、指令寄存器 B、数据计数器 C、程序计数器 D、累加器 9、计算机系统中的存储系统是指D。 A、RAM存储器 B、ROM存储器 C、主存 D、主存和辅存 10、电子计算机的算术/逻辑单元、控制单元及主存储器合称为C。 A、CPU B、ALU C、主机 D、UP 11、计算机中有关ALU的描述,D是正确的。 A、只做算术运算,不做逻辑运算 B、只做加法 C、能存放运算结果 D、以上答案都不对 12、下列D属于应用软件。 A、操作系统 B、编译程序 C、连接程序 D、文本处理 13、下列语句中是C正确的。 A、1KB=1024 1024B B、1KB=1024MB C、1MB=1024 1024B D、1MB=1024B 14、计算机系统中的存储系统是指D。 A、RAM存储器 B、ROM存储器 C、主存 D、主存和辅存 15、下列D属于应用软件。 A、操作系统 B、编译程序 C、连接程序 D、文本处理 16、存放欲执行指令的寄存器是D。 A、MAE B、PC C、MDR D、IR 17、用以指定待执行指令所在地址的是C。

计算机组成原理试题及答案

中国自考人——700门自考课程永久免费、完整在线学习快快加入我们吧! 全国2002年4月高等教育自学考试 计算机组成原理试题 课程代码:02318 一、单项选择题(本大题共15小题,每小题1分,共15分)在每小题列出的四个选项中只有一个选项是符 合题目要求的,请将正确选项前的字母填在题后的括号内。 1.若十进制数为,则相应的十六进制数为( )。 若x=1011,则[x]补=( )。 3.某机字长8位,含一位数符,采用原码表示,则定点小数所能表示的非零最小正数为( )。 4.设某浮点数共12位。其中阶码含1位阶符共4位,以2为底,初码表示;尾数含1位数符共8位,补码 表示,规格化。则该浮点数所能表示的最大正数是( )。 5.原码乘法是指( ) A.用原码表示乘数与被乘数,直接相乘 B.取操作数绝对值相乘,符号位单独处理 C.符号位连同绝对值一起相乘 D.取操作数绝对值相乘,乘积符号与乘数符号相同 6.一般来讲,直接映象常用在( ) A.小容量高速Cache B.大容量高速Cache C.小容量低速Cache D.大容量低速Cache 7.下列存储器中,( )速度最快。 A.硬盘 B.光盘 C.磁带 D.半导体存储器 8.采用直接寻址方式,则操作数在( )中。 A.主存 B.寄存器 C.直接存取存储器 D.光盘 9.零地址指令的操作数一般隐含在( )中。 A.磁盘 B.磁带 C.寄存器 D.光盘 10.微程序存放在( ) A.主存中 B.堆栈中 C.只读存储器中 D.磁盘中 11.在微程序控制方式中,机器指令和微指令的关系是( )。 A.每一条机器指令由一条微指令来解释执行 B.每一条机器指令由一段(或一个)微程序来解释执行 C.一段机器指令组成的工作程序可由一条微指令来解释执行 D.一条微指令由若干条机器指令组成 12.异步传送方式常用于( )中,作为主要控制方式。 A.微型机的CPU内部控制 B.硬连线控制器 C.微程序控制器 D.串行I/O总线 13.串行总线主要用于( )。 A.连接主机与外围设备 B.连接主存与CPU C.连接运算器与控制器 D.连接CPU内部各部件 14.在常用磁盘中,( )。 A.外圈磁道容量大于内圈磁道容量 B.各道容量不等 C.各磁道容量相同 D.内圈磁道容量大于外圈磁道容量 15.在下列存储器中,( )可以作为主存储器。 A.半导体存储器 B.硬盘 C.光盘 D.磁带 二、改错题(本大题共5小题,每小题2分,共10分)针对各小题的题意,改正其结论中的错误,或补充

计算机组成原理经典复习题集锦(附答案)

计算机组成原理复习题 一、填空题 1.用二进制代码表示的计算机语言称为(机器语言),用助记符编写的语言称为(汇编语言)。 2. 计算机硬件由(控制单元)、(运算器)、(存储器)、输入系统和输出系统五大部件组成。 3.十六进制数CB8转换成二进制数为(110010111000)。 4.某数x的真值-0.1011B,其原码表示为( 1.1011)。 5.在浮点加减法运算过程中,在需要(对阶)或(右规)时,尾数需向右移位。 6.指令通常由(操作码)和(地址码)两部分组成。 7.要组成容量为4K*8位的存储器,需要(8)片4K×1位的芯片并联,或者需要(4)片1K×8位的芯片串联。 8. 中断处理过程包括(关中断)、(保护现场)、(执行中断服务程序)、(恢复现场)和(开中断)阶段。 9.操作数寻址方式包括(直接寻址)、(间接寻址)、(立即寻址)、(隐含寻址)、(寄存器寻址)、(寄存器间接寻址)、(基址寻址)等。 10.动态RAM的刷新包括(分散刷新)、(集中刷新)和(异步刷新)三种方式。 11.高速缓冲存储器的替换算法有(先进先出)和(近期最少使用)。 12.影响流水线性能的因素有(数据相关)、(控制相关)和(资源相关)。 13.主存储器容量通常以KB为单位,其中1K=(),硬盘的容量以GB为单位,其中1G=()。 14.主存储器一般采用(动态RAM)存储器,CACHE采用(静态RAM )存储器。 15.世界上第一台计算机产生于(1946 )年,称为(ENIAC)。 16. I/O的编址可分为(不统一编址)和(统一编址),前者需要单独的I/O指令,后者可通过(访存)指令和设备交换信息。 17.CPU从主存取出一条指令并执行该指令的全部时间叫做(指令周期),它通常包含若干个(机器周期),而后者又包含若干个(时钟周期)。 18.计算机中各个功能部件是通过(总线)连接的,它是各部件之间进行信息传输的公共线路。 19.浮点数由(阶码)和(尾数)两部分构成。 20.禁止中断的功能可以由(中断允许触发器)来完成。 21.指令的编码中,操作码用来表明(所完成的操作),N位操作码最多表示(2^N )中操作。 22.静态RAM采用(双稳态触发器)原理存储信息,动态RAM采用(电容)原理存储信息。 23.典型的冯·诺依曼计算机是以(运算器)为核心的。 24.计算机硬件由(控制器)、(运算器)、(存储器)、(输入设备)和(输出设备)五大部件组成。 25.系统总线按系统传输信息的不同,可分为三类:(地址)、(控制)、(数据)。 26.数x的真值-0.1011,其原码表示为( 1.1011 ),其补码表示为( 1.0101 )。 27.Cache称为(高速缓冲)存储器,是为了解决CPU和主存之间(速度)不匹配而采用的一项重要的硬件技术。 28.浮点运算器由(尾数)运算器和(阶码)运算器组成。 29.计算机系统中的存储器分为:(主存)和(辅存)。在CPU执行程序时,必须将指令存放在(主存)中,即(辅存)不能够直接同CPU交换信息。

机械原理期末考试大纲

1 机构具有确定运动的条件?机构的原动件数小于或者多与机构的自由度机构的运动会发生什么条件?什么是欠驱机构和冗去机构?他们在机械工程中什么意义? 条件:机构的原动件数目和机构的自由度相等。原动件数目小于机构的自由读时候则运动不会完全确定。原动件数目大于机构的自由读的时候机构中最薄弱的环节会损坏。原动件数目小于机构的自由度称为欠驱机构。欠驱机构如前驱机械手指,前驱制动器等,以简化机构,增加机构的灵巧性和自适应性。原动件数目多余机构的自由度时称为荣区机构。各个院动件可以同心协力来工作。从而增大了运动的可靠性,减小传动的尺寸和重量并且有利于客服机构处于某些奇异微型时收到的阻碍。 2何谓最小阻力定律?举例工程实例 当原动件的数目小于机构的自由度时机构的运动并不是毫无规律的随意乱动这时机构的运动将会遵循最小阻力定律,优先沿着阻力最小的方向运动。如送料机构。 3何谓机构的组成原理?何为基本组干?他具有什么特性?如何确定基本干租的级别以及机构的级别? 任何机构都可以看做若干个基本干租依次连接原动件和机架上构成的称为机构的组成原理。将机构的机架以及与机架相连的原动件从机构中拆分开来则有其余构件构成的组件必然是一个自由度为零的构建组。而这个自由度为零的构建组还可以拆成更简单的自由度为零的构建组到最后不能再拆分的最简单的自由度为零的构建组称为基本干租。它的特性自由度为零。 4 为何要对平面机构进行高副低代?高副低代满足的条件是什么? 为了对含有高富的平面机构便于分析研究,将机构中的高富按照一定的条件虚拟的以低副来代替,称为高副低代。条件1代替前后机构的自由度必须相同2代替前后机构的瞬时速度和瞬时加速度必须相同 5何谓质量代换发?进行质量代换的目的何在?东代换和敬代欢的条件、?优缺点?敬代欢两个代换店与构建的质心不在一条直线可以吗? 为了简化构建惯性力的确定,可以设想吧构件的质量按照一定的条件作用于集中于构件上某几个选定的店的家乡集中质量来代替这样只需要求出集中质量的惯性力而无需求惯性力偶句,从而使软件惯性力的确定简化,称为质量代换发。目的是简化构建惯性力的确定。 东代换条件:1代换前后构件的质量不变2 代换前后构建的质心位置不变 3 代换前后构建对于质心周的转动惯量不变优点是代换前后构建的惯性力和惯性力偶都不会发生改变但是其代换店的位置不能随便选择,会给工程计算带来不便。 敬代欢只需要满足上述两个条件即可。有点两个代换店的位置可以随意选择,但是带环后惯性力偶会发生误差。 6构建组的静定条件?基本干租都是静定干租吗? 7转动副中总反力始终与摩擦元相切的论断是否正确?正确 8什么是静平衡?什么是动平衡?个至少需要几个平衡平面?静平衡动平衡的力学条件各是什么? 刚性转子一般只需求其惯性力平衡,则成为转子的静平衡。如果同时要求其惯性力和惯性力矩平衡,则成为转子的动平衡。静平衡需要一个平面,动平衡需要两个平面。 9动平衡的构建一定是静平衡的反之亦然对吗?为什么 不对根据两者的力学条件 10既然动平衡的构建一定是静平衡的,那么为什么一些制造精度不高的构建在动平衡之前要先做静平衡?为了避免其初始不平衡量大,旋转时发生过大震动,从而引发大事故或者是动平衡设备受到损害长在动平衡前先进性静平衡。 11为什么做往复运动的构建和做平面复合运动的构建不能再构建本身获得平衡而必须在基

组成原理试题库 有答案版

《计算机组成原理》试题库 选择题 1.一张3.5英寸软盘的存储容量为______,每个扇区存储的固 定数据是______。 A.1.44MB,512B B.1MB,1024BC.2MB,256BD.1.44MB,512KB 2.机器数______中,零的表示形式是唯一的。 A.原码 B.补码 C.校验码 D.反码 3.在计算机中,普遍采用的字符编码是______。 A.BCD码 B.16进制 C.格雷码 D.ASCⅡ码 4.______表示法主要用于表示浮点数中的阶码。 A.原码 B.补码 C.反码 D.移码 5.程序控制类指令的功能是______。 A.改变程序执行的顺序 B.进行主存和CPU之间的数据传送 C.进行CPU和I/O设备之间的数据传送 D.进行算术运算和 逻辑运算 6.EPROM是指______。 A.读写存储器 B.只读存储器 C.光擦除可编程的只读存储器 D.可编程的只读存储器 7.Intel80486是32位微处理器,Pentium是______位微处理器。 A.16 B.32 C.48 D.64 8.CPU主要包括______。

A.控制器 B.控制器、运算器、cache C.运算器和主存 D.控制器、ALU和主存 9.下列数中最大的数是______。 2B.(227)8 C.(98)16D.(152)10 10.以下四种类型指令中,执行时间最长的是______。 A.寄存器—存储器型 B.寄存器—寄存器型 C.存储器-存储器型 D.程序控制指令 11.下列______属于应用软件。 A.操作系统 B.编译系统 C.连接程序 D.文本处理 12.在主存和CPU之间增加cache存储器的目的是______。 A.增加内存容量 B.解决CPU和主存之间的速度匹配问题 C.提高内存可靠性 D.增加内存容量,同时加快存取速度 13.信息只用一条传输线,且采用脉冲传输的方式称为 ______。 A.串行传输 B.并行传输 C.并串行传输 D.分时传输 14.扩展操作码是_____。 A、操作码字段外辅助操作字段的代码 B、指令格式中不同字段设置的操作码 C、操作码的长度随地址数的减少而增加 D、指令系统新增加的操作码 15.下述I/O控制方式中,主要由程序实现的是______。 A.PPU(外围处理机)方式 B.中断方式 C.DMA方式 D.通道方式

计算机组成原理期末考试试题及复习资料

计算机组成原理试题 一、选择题(共20分,每题1分) 1.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自______。 A.立即数和栈顶; B.暂存器; C.栈顶和次栈顶; D.累加器。 2.______可区分存储单元中存放的是指令还是数据。 A.存储器; B.运算器; C.控制器; D.用户。 3.所谓三总线结构的计算机是指______。 A.地址线、数据线和控制线三组传输线。 B.I/O总线、主存总统和DMA总线三组传输线; C.I/O总线、主存总线和系统总线三组传输线; D.设备总线、主存总线和控制总线三组传输线.。 4.某计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址范围是______。 A.128K; B.64K; C.64KB; D.128KB。 5.主机与设备传送数据时,采用______,主机与设备是串行工作的。 A.程序查询方式; B.中断方式; C.DMA方式; D.通道。 6.在整数定点机中,下述第______种说法是正确的。 A.原码和反码不能表示 -1,补码可以表示 -1; B.三种机器数均可表示 -1; C.三种机器数均可表示 -1,且三种机器数的表示范围相同; D.三种机器数均不可表示 -1。 7.变址寻址方式中,操作数的有效地址是______。 A.基址寄存器内容加上形式地址(位移量); B.程序计数器内容加上形式地址; C.变址寄存器内容加上形式地址; D.以上都不对。 8.向量中断是______。 A.外设提出中断; B.由硬件形成中断服务程序入口地址; C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址 D.以上都不对。 9.一个节拍信号的宽度是指______。 A.指令周期; B.机器周期; C.时钟周期; D.存储周期。 10.将微程序存储在EPROM中的控制器是______控制器。 A.静态微程序; B.毫微程序; C.动态微程序; D.微程序。 11.隐指令是指______。 A.操作数隐含在操作码中的指令; B.在一个机器周期里完成全部操作的指令; C.指令系统中已有的指令; D.指令系统中没有的指令。 12.当用一个16位的二进制数表示浮点数时,下列方案中第_____种最好。 A.阶码取4位(含阶符1位),尾数取12位(含数符1位); B.阶码取5位(含阶符1位),尾数取11位(含数符1 位); C.阶码取8位(含阶符1位),尾数取8位(含数符1位); D.阶码取6位(含阶符1位),尾数取12位(含数符1位)。 13.DMA方式______。 A.既然能用于高速外围设备的信息传 送,也就能代替中断方式;

(机械制造行业)机械原理复习资料

一、单项选择题 1. 两构件组成运动副必须具备的条件是两构件( )。 A. 相对转动或相对移动 B. 都是运动副 C. 相对运动恒定不变 D .直接接触且保持一定的相对运动 2. 高副低代的条件是( )。 A. 自由度数不变 B. 约束数目不变 C. 自由度数不变和瞬时速度、瞬时加速度不变 3.曲柄滑块机构共有( )瞬心。 A .4个 B .6个 C. 8个 D. 10个 4. 两构件直接接触,其相对滚动兼滑动的瞬心在( )。 A. 接触点 B. 接触点的法线上 C. 接触点法线的无穷远处 D. 垂直于导路的无穷远处 5.最简单的平面连杆机构是( )机构。 A .一杆 B .两杆 C. 三杆 D. 四杆 6. 机构的运动简图与( )无关。 A. 构件数目 B. 运动副的数目、类型 C. 运动副的相对位置 D. 构件和运动副的结构 7.机构在死点位置时( )。 A .γ=90° B .γ=45° C. α=0° D. α=90° 8. 曲柄摇杆机构以( )为原动件时,机构有死点。 A. 曲柄 B. 连杆 C.摇杆 D. 任一活动构件 9.凸轮的基圆半径是指( )半径。 A .凸轮转动中心至实际轮廓的最小 B .凸轮转动中心至理论轮廓的最小 C. 凸轮理论轮廓的最小曲率 D .从动件静止位置凸轮轮廓的 10. 从动件的推程采用等速运动规律时,在( )会产生刚性冲击。 A. 推程的始点 B. 推程的中点 C. 推程的终点 D. 推程的始点和终点 11.一对齿轮在啮合过程中,啮合角的大小是( )变化的。 A. 由小到大再逐渐变小 B .由大到小逐渐变小 C. 先由大到小再到大 D .始终保持定值,不 12. 齿轮机构安装中心距等于标准中心距时,节圆直径与分度圆相比较,结论是( )。 A. 节圆直径大 B. 分度圆直径大 C. 两圆直径相等 D. 视具体情况而定 13.在斜齿轮模数计算中,下面正确的计算式为( )。 A .βcos t n m m = B. βsin t n m m = C .αcos t n m m = D βcos n t m m = 14. 标准直齿圆柱齿轮机构的重合度ε值的范围是( )。 A. ε<1 B. ε=1 C. 1<ε<2 D. ε>2 15.在机械系统的启动阶段,系统的动能( ),并且( )。 A. 减少 输入功大于总消耗功 B .增加 输入功大于总消耗功 C. 增加 输入功小于总消耗功 D. 不变 输入功等于零 16. 在机械系统速度波动的一个周期中的某一时间间隔内,当系统出现( )时,系统的运动速度( ) ,此时飞轮将( )能量。

计算机组成原理试题库(含答案)

计算机组成原理试题 一、单项选择题(从下列各题四个备选答案中选出一个正确答案,并将其代号写在题干前面的括号内。) 1.为了缩短指令中某个地址段的位数,有效的方法是采取(C)。 A、立即寻址 B、变址寻址 C、间接寻址 D、寄存器寻址 2.某计算机字长是16位它的存储容量是64KB,按字编址,它们寻址范围是(C)。 A.64K B.32KB C.32K D.16KB 3.某一RAM芯片其容量为512*8位,除电源和接地端外该芯片引线的最少数目是(C)。 A.21 B.17 C.19 D.20 4.指令系统中采用不同寻址方式的目的主要是(C)。 A.实现存储程序和程序控制 B.可以直接访问外存 C.缩短指令长度,扩大寻址空间,提高编程灵活性 D.提供扩展操作码的可能并降低指令译码难度

5.寄存器间接寻址方式中,操作数处在(B)。 A.通用寄存器 B.贮存单元 C.程序计数器 D.堆栈 6.RISC是(A)的简称。 A.精简指令系统计算机 B.大规模集成电路 C.复杂指令计算机 D.超大规模集成电路 7.CPU响应中断的时间是_C_____。 A.中断源提出请求;B.取指周期结束;C.执行周期结束;D.间址周期结束。8.常用的虚拟存储器寻址系统由____A__两级存储器组成。 A.主存-辅存;B.Cache-主存;C.Cache-辅存;D.主存—硬盘。 9.DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作__A____。 A.停止CPU访问主存;B.周期挪用;C.DMA与CPU交替访问;D.DMA。10.浮点数的表示范围和精度取决于__C____。 A.阶码的位数和尾数的机器数形式;B.阶码的机器数形式和尾数的位数;

组成原理复习题

一、单项选择题 1.CPU包括()两部分。 A.ALU和累加器 B.ALU和控制器 C.运算器和控制器 D.ALU 和主存储器 2.CPU与主存合称为()。 A、中央处理器 B、微机 C、主机 D、接口 3.下列数值中与二进制数10000相等的是()。 A.10 B. 10BCD C.0FH D.10Q 4、在8421码表示的二一十进制数中,代码1001表示()。 A、3 B、6 C、9 D、1 5.若某数的二进制编码为0010101,采用奇校验后,该数的校验码为()。 A.10010101 B. 00010101 C.00110101 D.00101001 6.用8位二进制数补码整数的表示范围,其所能表示的数据个数分别为()。 A.-128~127 B.-127~127 C.-127~128 D.-128~128 7、定点数作加减运算时,其符号位与数位一起参与运算的编码是()。 A、原码与补码 B、补码与反码 C、反码与原码 D、原码8.定点数作加减运算时,其符号位与数位一起参与运算的编码是()。 A.原码与补码 B.补码与反码 C.反码与原码 D.原码 9、在浮点数表示中,为保持真值不变,尾数向右移2位,阶码要()。 A、加1 B、减1 C、加2 D、减2 10.浮点数的尾数右移2位,为了保证其值不变,阶码要()。 A.左移1位 B.右移1位 C.左移2位 D.右移2位11.若某数的二进制编码为0010101,采用奇校验后,该数的校验码为()。 A.10010101 B. 00010101 C.00110101 D.00101001 12.用于表示下一条将要执行的指令的地址寄存器为()。 A.AC B.IR C.DR D.PC 13.设[X]补=10000000,则X的真值为()。

计算机组成原理复习题及参考答案(AB)

《计算机组成原理》课程复习资料 一、选择题: 1.定点运算器用来进行 [ ] A.十进制数加法运算 B.定点数运算 C.浮点数运算 D.即进行定点数运算也进行浮点数运算 2.某SRAM芯片,其存储容量为64K×16位,该芯片的地址线和数据线数目为 [ ] A.64,16 B.16,64 C.64,8 D.16,16 3.目前的计算机中,代码形式是 [ ] A.指令以二进制形式存放,数据以十进制形式存放 B.指令以十进制形式存放,数据以二进制形式存放 C.指令和数据都以二进制形式存放 D.指令和数据都以十进制形式存放 4.采用DMA方式传送数据时,每传送一个数据就要用一个 [ ] A.指令周期 B.数据周期 C.存储周期 D.总线周期 5.冯·诺依曼机工作方式的基本特点是 [ ] A.多指令流单数据流 B.按地址访问并顺序执行指令 C.堆栈操作 D.存储器按内容选择地址 6.某机字长32位。其中1位符号位,31位表示尾数。若用定点整数表示,则最大正整数为 [ ] A.+(231-1) B.+(230-1) C.+(231+1) D.+(230+1) 7.下列数中最大的数是 [ ] A.(100110001)2 B.(227)8 C.(98)16 D.(152)10 8.哪种表示法主要用于表示浮点数中的阶码? [ ] A.原码 B.补码 C.反码 D.移码 9.由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用下列哪个 来规定 [ ] A.主存中读取一个指令字的最短时间 B.主存中读取一个数据字的最长时间 C.主存中写入一个数据字的平均时间 D.主存中取一个数据字的平均时间 10.下面叙述的概念中哪个是正确的 [ ] A.总线一定要和接口相连 B.接口一定要和总线相连 C.通道可以代替接口 D.总线始终由CPU控制和管理 11.在定点二进制运算器中,减法运算一般通过下列哪个来实现 [ ] A.原码运算的二进制减法器 B.补码运算的二进制减法器 C.补码运算的十进制加法器 D.补码运算的二进制加法器 12.下列有关运算器的描述中哪个是正确的 [ ] A.只作算术运算,不作逻辑运算 B.只作加法 C.能暂时存放运算结果 D.以上答案都不对 13.某DRAM芯片,其存储容量为512K×8位,该芯片的地址线和数据线数目为 [ ] A.8,512 B.512,8 C.18,8 D.19,8 14.完整的计算机系统应包括 [ ] A.运算器存储器控制器 B.外部设备和主机 C.主机和应用程序 D.配套的硬件设备和软件系统 15.没有外存储器的计算机初始引导程序可以放在 [ ] A.RAM B.ROM C.RAM和ROM D.CPU 二、名词解释: 1.CPU周期 2.存取时间 3.存储设备数据传输率

[机械制造行业]机械原理考试大纲

(机械制造行业)机械原 理考试大纲

机械原理考试大纲 1、绪论 ⑴内容 ①机械原理的研究对象及基本概念 ②机械原理课程的内容及在教学中的地位、任务和作用 ③机械原理学科的的发展趋势 ⑵基本要求 ①明确本课程的研究对象和内容。 ②明确本课程的地位、任务和作用。 ③对本学科的发展趋势有所了解。 ⑶重点、难点 本章重点是“本课程研究的对象和内容”。对零件、构件、机器、机构、机械等名词和概念要弄得很清楚,对机器与机构的特征和区别要清楚。比如:零件与构件的不同之处在于零件是机器有制造单元而构件是机器的运动单元,这些都应熟练掌握。 2、平面机构的结构分析 ⑴内容 ①研究机构结构的目的 ②运动副、运动链和机构 ③平面机构运动简图 ④平面机构的组成原理和结构分析 ⑵基本要求 ①能计算平面运动链的自由度并判断其具有确定运动的条件。 ②能绘制机构运动简图。 ③能进行机构的组成原理和结构分析。 ⑶重点、难点 何谓约束?约束数与自由度数的关系如何?平面低副(转动副和移动副)和高副各具有几个约束,其自由度为多少? 平面机构自由度F=。要注意式中n为活动构件数而不是所有构件数,为平面低副数,为平面高副数。为使F计算正确,必须正确判断n、、的数目,因此要注意该机构中有无复合铰链、局部自由度和虚约束等。对于复合铰链,只要注意到,

计算运动副数目时不弄错就行了;局部自由度常出现在有滚子的部分;而虚约束的出现较难掌握,应认真领会课堂讲解中所列可能出现虚约束的几种情况。 能正确分析机构的组成原理,平面连杆机构的高副低代,杆组级别判断。 3、平面机构的运动分析 ⑴内容 ①研究机构运动分析的目的和方法 ②用相对运动图解法求机构的速度和加速度 ③用解析法机构的位置、速度和加速度 ⑵基本要求 ①能用图解法对机构进行运动分析。 ②能用解析法对机构进行运动分析。 ⑶重点、难点 相对运动图解法(又称向量多边形法)为本章的重点内容。所讨论的问题有两类。一类是在同一构件上两点间的速度和加速度的关系;一类是组成移动副两构件的重合点间的速度和加速度的关系。这两类问题都可以通过建立矢量方程式,作速度多边形和加速度多边形来解题。要注意一个矢量方程只能解两个未知数,若超过两个则要通过与其它点之间新的矢量方程式来联立求解。在解题时要充分利用速度、加速度影像原理,以期达到简捷、准确的目的。 关于后一类问题,是否存在哥氏加速度是其中的关键,判断方法如下: 1)两构件组成移动副,但只有相对移动,而无共同转动时,重合点间加速度关系中无哥氏加速度。 2)若两构件组成移动副,即有相对移动又有共同转动时,重合点间加速度关系中必存在哥氏加速度。 4、平面机构的力分析和机器的机械效率 ⑴内容 ①研究机构力分析的目的和方法 ②构件惯性力的确定 ③运动副中摩擦力的确定

计算机组成原理试题库集及答案

计算机组成原理试题库集及答案

第一章计算机系统概论 1. 什么是计算机系统、计算机硬件和计算机软件?硬件和软件哪个更重要? 解:P3 计算机系统:由计算机硬件系统和软件系统组成的综合体。 计算机硬件:指计算机中的电子线路和物理装置。 计算机软件:计算机运行所需的程序及相关资料。 硬件和软件在计算机系统中相互依存,缺一不可,因此同样重要。 5. 冯?诺依曼计算机的特点是什么? 解:冯?诺依曼计算机的特点是:P8 计算机由运算器、控制器、存储器、输入设备、输出设备五大部件组成; 指令和数据以同同等地位存放于存储器内,并可以按地址访问; 指令和数据均用二进制表示; 指令由操作码、地址码两大部分组成,操作码用来表示操作的性质,地址码用来表示操作数在存储器中的位置; 指令在存储器中顺序存放,通常自动顺序取出执行; 机器以运算器为中心(原始冯?诺依曼机)。 7. 解释下列概念: 主机、CPU、主存、存储单元、存储元件、存储基元、存储元、存储字、存储字长、存储容量、机器字长、指令字长。 解:P9-10 主机:是计算机硬件的主体部分,由CPU和主存储器MM合成为主机。 CPU:中央处理器,是计算机硬件的核心部件,由运算器和控制器组成;(早期的运算器和控制器不在同一芯片上,现在的CPU内除含有运算器和控制器外还集成了CACHE)。 主存:计算机中存放正在运行的程序和数据的存储器,为计算机的主要工作存储器,可随机存取;由存储体、各种逻辑部件及控制电路组成。 存储单元:可存放一个机器字并具有特定存储地址的存储单位。 存储元件:存储一位二进制信息的物理元件,是存储器中最小的存储单位,又叫存储基元或存储元,不能单独存取。 存储字:一个存储单元所存二进制代码的逻辑单位。 存储字长:一个存储单元所存二进制代码的位数。 存储容量:存储器中可存二进制代码的总量;(通常主、辅存容量分开描述)。 机器字长:指CPU一次能处理的二进制数据的位数,通常与CPU的寄存器位数有关。 指令字长:一条指令的二进制代码位数。 8. 解释下列英文缩写的中文含义:

组成原理 试题及答案

1. 用ASCII码(七位)表示字符5和7是(1) ;按对应的ASCII码值来比较(2) ;二进制的十进制编码是(3) 。 (1) A. 1100101和1100111 B. 10100011和01110111 C. 1000101和1100011 D. 0110101和0110111 (2) A.“a”比“b”大 B.“f”比“Q”大 C. 空格比逗号大 D.“H”比“R”大 (3) A. BCD码 B. ASCII码 C. 机内码 D. 二进制编码 2. 运算器由许多部件组成,但核心部件应该是________。 A. 数据总线 B. 数据选择器 C. 算术逻辑运算单元 D 累加寄存器。 3. 对用户来说,CPU 内部有3个最重要的寄存器,它们是。 A. IR,A,B B. IP,A,F C. IR,IP,B D. IP,ALU,BUS 4. 存储器是计算机系统中的记忆设备,它主要用来。 A. 存放程序 B. 存放数据 C. 存放微程序 D. 存放程序和数据 5. 完整的计算机系统由组成。 A. 主机和外部设备 B. 运算器、存储器和控制器 C. 硬件系统和软件系统 D. 系统程序和应用程序 6.计算机操作系统是一种(1) ,用于(2) ,是(3) 的接口。 (1) A. 系统程序 B. 应用程序 C. 用户程序 D. 中间程序 (2) A.编码转换 B. 操作计算机 C. 控制和管理计算机系统的资源 D. 把高级语言程序翻译成机器语言程序 (3) A. 软件和硬件 B. 主机和外设 C. 用户和计算机 D. 高级语言和机器语言机 7.磁盘上的磁道是 (1) ,在磁盘存储器中查找时间是 (2) ,活动头磁盘存储器的平均存取时间是指 (3) ,磁道长短不同,其所存储的数据量 (4) 。 (1) A. 记录密度不同的同心圆 B. 记录密度相同的同心圆 C. 阿基米德螺线 D. 随机同心圆 (2) A. 磁头移动到要找的磁道时间 B. 在磁道上找到扇区的时间 C. 在扇区中找到数据块的时间 D. 以上都不对 (3) A. 平均找道时间 B. 平均找道时间+平均等待时间 C. 平均等待时间 D. 以上都不对 (4) A. 相同 B.长的容量大 C. 短的容量大 D.计算机随机决定 8. 中断向量地址是。 A.子程序入口地址 B.中断服务子程序入口地址

武汉理工大学机械原理和机械设计考试大纲

武汉理工大学机械原理和机械设计考试大纲 来源:机电学院新闻中心审核发布:系统管理员发布时间:2012-10-30 17:32:01 点击:2729 硕士研究生入学考试业务课考试大纲 课目名称:机械原理和机械设计课目编号:839 一、考试的总体要求 《机械原理和机械设计》入学考试是为招收机械工程类硕士生而实施的选拔性考试;其指导思想是有利于选拔具有扎实的基础理论知识和具备一定实践技能的高素质人才。要求考生能够系统地掌握《机械原理和机械设计》的基本知识和具备运用所学知识分析与解决问题的能力。 二、考试内容 机械原理部分: 1. 平面机构的结构分析 1)平面机构自由度的计算 2)平面机构的组成原理及结构分析 2. 平面机构的运动分析 1)速度瞬心及其在平面机构速度分析中的应用 2)用矢量方程图解法作机构的速度和加速度分析 3. 平面机构的力分析 1)运动副中摩擦力的确定 4. 平面连杆机构及其设计 1)平面四杆机构的一些基本知识 2)平面四杆机构的设计 5. 凸轮机构及其设计 1)凸轮轮廓曲线设计 2)凸轮机构基本尺寸的确定 6. 齿轮机构及其设计

1)渐开线齿廓的啮合特性 2)渐开线直齿圆柱齿轮的啮合传动 3)渐开线变位齿轮概述 4)斜齿圆柱齿轮传动 5) 蜗杆传动 6) 圆锥齿轮传动 7. 齿轮系及其设计 8. 其它常用机构 机械设计部分: 1.机械设计基础 (1)机械设计中的强度问题 载荷和应力,机械零件的疲劳极限,极限应力图,影响机械零件疲劳强度的主要因素;(2)机械设计中的摩擦、磨损和润滑。 2.齿轮传动设计 (1)齿轮传动轮齿的失效形式和计算准则; (2)直齿及斜齿圆柱齿轮传动的受力分析及强度计算。 3.蜗杆传动设计 (1)蜗杆传动失效形式、材料选择与结构; (2)普通圆柱蜗杆传动的主要参数及几何尺寸; (3)普通圆柱蜗杆传动的受力分析; (4)蜗杆传动的效率、润滑及热平衡计算。 4.带传动设计 (1)带传动的类型、工作原理、特点和应用,失效形式和计算准则; (2)带传动的受力分析、应力分析和弹性滑动及打滑。

计算机组成原理复习题

1.2 如何理解计算机系统的层次结构? (1)第一级:实际机器M1(机器语言机器),机器语言程序直接在M1上执行; (2)第二级:虚拟机器M2(汇编语言机器),将汇编语言程序先翻译成机器语言程序,再在M1上执行; (3)第三级:虚拟机器M3(高级语言机器),将高级语言程序先翻译成汇编语言程序,再在M2、M1(或直接到M1)上执行; (4)第零级:微程序机器M0(微指令系统),由硬件直接执行微指令; (5)实际上,实际机器M1和虚拟机器M2之间还有一级虚拟机,它是由操作系统软件构成,该级虚拟机用机器语言解释操作系统; (6)虚拟机器M3还可以向上延伸,构成应用语言虚拟系统。 1.5 冯·诺依曼计算机的特点是什么? (1)计算机由运算器、控制器、存储器、输入设备、输出设备五大部件组成; (2)指令和数据以同等地位存放于存储器内,并可以按地址访问; (3)指令和数据均用二进制表示; (4)指令由操作码、地址码两大部分组成,操作码用来表示操作的性质,地址码用来表示操作数在存储器中的位置; (5)指令在存储器中顺序存放,通常自动顺序取出执行; (6)机器以运算器为中心(典型的冯·诺依曼机)。 1.6 画出计算机硬件组成框图,说明各部件的作用及计算机硬件的主要技术指标。 解:各部件的作用: (1)运算器用来完成算术运算和逻辑运算,并将运算的中间结果暂存在运算器内; (2)存储器用来存放数据和程序; (3)控制器用来控制、指挥程序和数据的输入,运行以及处理运算结果。 (4)输入设备用来将人们熟悉的信息形式转换为机器能识别的信息形式,常见有键盘、鼠标等。 (5)输出设备可以将机器运算结果转换为人们熟悉的信息形式,如打印机输出,显示器输出。 硬件的主要技术指标: (1)机器字长:指CPU一次能处理数据的位数,通常与CPU的寄存器位数有关。 (2)存储容量:包括主存容量和辅存容量,存放二进制代码的总数=存储单元个数×存储字长。 (3)运算速度:主频、Gibson法、MIPS每秒执行百万条指令、CPI执行一条指令所需时钟周期数、FLOPS每秒浮点运算次数。 3.4为什么要设置总线判优控制?常见的集中式总线控制有几种?各有何特点?哪种方式 响应时间最快?哪种方式对电路故障最敏感? 总线判优控制(或称仲裁逻辑)解决多个部件同时申请总线时的使用权分配问题。 分为集中式和分布式两种,前者将控制逻辑集中在一处(如在CPU中),后者将控制逻辑分散在与总线连接的各个部件或设备上。 常见的集中式总线控制有三种:链式查询、计数器定时查询、独立请求; 特点:链式查询方式连线简单,易于扩充,对电路故障最敏感;计数器定时查询方式优先级设置较灵活,对故障不敏感,连线及控制过程较复杂;独立请求方式速度最快,但硬件器件

相关文档
相关文档 最新文档