文档视界 最新最全的文档下载
当前位置:文档视界 › 计算机组成原理选择题200道

计算机组成原理选择题200道

计算机组成原理选择题200道
计算机组成原理选择题200道

计算机组成原理

【选择题200道】

1.计算机系统中的存贮器系统是指__D____。

A RAM存贮器

B ROM存贮器

C 主存贮器

D cache、主存贮器和外存贮器

2.某机字长32位,其中1位符号位,31位表示尾数。若用定点小数表示,则最大正小数为___B___。

A +(1 –2-32)

B +(1 –2-31)

C 2-32

D 2-31

3.算术/ 逻辑运算单元74181ALU可完成_C_____。

A 16种算术运算功能

B 16种逻辑运算功能

C 16种算术运算功能和16种逻辑运算功能

D 4位乘法运算和除法运算功能

4.存储单元是指_B_____。

A 存放一个二进制信息位的存贮元

B 存放一个机器字的所有存贮元集合

C 存放一个字节的所有存贮元集合

D 存放两个字节的所有存贮元集合;

5.相联存贮器是按___C___进行寻址的存贮器。

A 地址方式

B 堆栈方式

C 内容指定方式

D 地址

方式与堆栈方式

6.变址寻址方式中,操作数的有效地址等于_C_____。

A 基值寄存器内容加上形式地址(位移量)

B 堆栈指示器内容加上形式地址(位移量)

C 变址寄存器内容加上形式地址(位移量)

D 程序记数器内容加上形式地址(位移量)

7.以下叙述中正确描述的句子是:__AD____。

A 同一个CPU周期中,可以并行执行的微操作叫相容性微操作

B 同一个CPU周期中,不可以并行执行的微操作叫相容性微操作

C 同一个CPU周期中,可以并行执行的微操作叫相斥性微操作

D 同一个CPU周期中,不可以并行执行的微操作叫相斥性微操作

8.计算机使用总线结构的主要优点是便于实现积木化,同时_C_____。

A 减少了信息传输量

B 提高了信息传输的速度

C 减少了信息传输线的条数

D 加重了CPU的工作量

9.带有处理器的设备一般称为A__A____设备。

A 智能化

B 交互式

C 远程通信

D 过程控制

10.某中断系统中,每抽取一个输入数据就要中断CPU一次,中断处理程序接收取样的数据,并将其保存到主存缓冲区内。该中断处理需要X秒。另一方面,缓冲区内每存储 N 个数据,主程序就将其取出进行处理,这种处理需要Y秒,因此该系统可以跟踪到每

秒____次中断请求。A

A.N/(NX+Y)

B.N/(X+Y)N

C.MIN[1/X,1/Y]

D.MAX[1/X,1/Y]

11.六七十年代,在美国的______州,出现了一个地名叫硅谷。该地主要工业是______它也是____D__的发源地。

A 马萨诸塞,硅矿产地,通用计算机

B 加利福尼亚,微电子工业,通用计算机

C加利福尼亚,硅生产基地,小型计算机和微处理机

D加利福尼亚,微电子工业,微处理机

12.若浮点数用补码表示,则判断运算结果是否为规格化数的方法是__C____。

A 阶符与数符相同为规格化数

B 阶符与数符相异为规格化数

C 数符与尾数小数点后第一位数字相异为规格化数

D数符与尾数小数点后第一位数字相同为规格化数

13.定点16位字长的字,采用2的补码形式表示时,一个字所能表示的整数范围是__A____。

A -215 ~ +(215 -1)

B -(215 –1)~ +(215 –1)

C -(215 +1)~ +215

D -215 ~ +215

14.某SRAM芯片,存储容量为64K×16位,该芯片的地址线和数据线数目为_D_____。

A 64,16

B 16,64

C 64,8

D 16,16 。

15.交叉存贮器实质上是一种______存贮器,它能_____执行______独立的读写操作。A

A 模块式,并行,多个

B 模块式串行,多个

C 整体式,并行,一个

D 整体式,串行,多个

16.用某个寄存器中操作数的寻址方式称为__C____寻址。

A 直接

B 间接

C 寄存器直接

D 寄存器间接

17.流水CPU 是由一系列叫做“段”的处理线路所组成,和具有m个并行部件的CPU相比,一个m段流水CPU__A____。

A 具备同等水平的吞吐能力B不具备同等水平的吞吐能力

C 吞吐能力大于前者的吞吐能力D吞吐能力小于前者的吞吐能力

18.描述PCI总线中基本概念不正确的句子是___C__。

A HOST 总线不仅连接主存,还可以连接多个CPU

B PCI 总线体系中有三种桥,它们都是PCI 设备

C以桥连接实现的PCI总线结构不允许许多条总线并行工作

D桥的作用可使所有的存取都按CPU 的需要出现在总线上

19.计算机的外围设备是指__D____。

A 输入/输出设备

B 外存储器

C 远程通信设备

D 除了CPU 和内存以外的其它

设备

20.中断向量地址是:___C___。

A 子程序入口地址

B 中断服务例行程序入

口地址

C中断服务例行程序入口地址的指示器 D 中断返回地址

21.冯·诺依曼机工作的基本方式的特点是__B____。

A 多指令流单数据流

B 按地址访问并顺序执行指令

C 堆栈操作

D 存贮器按内容选择地址

22.在机器数__B____中,零的表示形式是唯一的。

A 原码

B 补码

C 移码

D 反码

23.在定点二进制运算器中,减法运算一般通过__D____来实现。

A 原码运算的二进制减法器

B 补码运算的二进制减法器

C 原码运算的十进制加法器

D 补码运算的二进制加法器

24.某计算机字长32位,其存储容量为4MB,若按半字编址,它的寻址范围是_C_____。

A 4M

B B 2MB

C 2M

D 1M

25.主存贮器和CPU之间增加cache的目的是_A_____。

A 解决CPU和主存之间的速度匹配问题

B 扩大主存贮器容量

C 扩大CPU中通用寄存器的数量

D 既扩大主存贮器容量,又扩大CPU中通用寄存器的数量

26.单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需采用___C___。

A 堆栈寻址方式

B 立即寻址方式

C 隐含寻址方式

D 间

接寻址方式

27.同步控制是_C_____。

A 只适用于CPU控制的方式

B 只适用于外围设备控制的方式

C 由统一时序信号控制的方式

D 所有指令执行时间都相同的方式

28.描述PCI 总线中基本概念不正确的句子是_CD_____。

A. PCI 总线是一个与处理器无关的高速外围总线

B. PCI总线的基本传输机制是猝发式传送

C. PCI 设备一定是主设备

D. 系统中只允许有一条PCI总线

29.CRT的分辨率为1024×1024像素,像素的颜色数为256,则刷新存储器的容量为__B____。

A 512K

B B 1MB

C 256KB

D 2M

B

30.为了便于实现多级中断,保存现场信息最有效的办法是采用__B____。

A 通用寄存器

B 堆栈

C 存储器

D 外存

31. 现代计算机内部一般采用二进制形式,我国历史上的______即反映了二值逻辑的思想,

它最早记载在______上,距今已有约______千年。D

A. 八卦图、论衡、二

B. 算筹、周脾算经、二

C. 算筹、九章算术、一

D.八卦图、周易、三

32. 8位定点字长的字,采用2的补码表示时,一个字所能表示的整数范围是____A__。

A .–128 ~ +127 B. –127 ~ +127 C. –129 ~ +128

D.-128 ~ +128

33.下面浮点运算器的描述中正确的句子是:_AC_____。

A. 浮点运算器可用阶码部件和尾数部件实现

B. 阶码部件可实现加、减、乘、除四种运算

C. 阶码部件只进行阶码相加、相减和比较操作

D. 尾数部件只进行乘法和减法运算

34. 某计算机字长16位,它的存贮容量是64KB,若按字编址,那么它的寻址范围是_B_____

A. 64K

B. 32K

C. 64KB

D. 32 KB

35. 双端口存储器在__B____情况下会发生读/写冲突。

A. 左端口与右端口的地址码不同

B. 左端口与右端口的地址码相同

C. 左端口与右端口的数据码不同

D. 左端口与右端口的数据码相同

36. 寄存器间接寻址方式中,操作数处在__B____。

A. 通用寄存器

B. 主存单元

C. 程序计数器

D. 堆栈

37. 微程序控制器中,机器指令与微指令的关系是_B_____。

A. 每一条机器指令由一条微指令来执行

B. 每一条机器指令由一段微指令编写的微程序来解释执行

C.每一条机器指令组成的程序可由一条微指令来执行

D. 一条微指令由若干条机器指令组成

38. 描述PCI 总线中基本概念正确的句子是__AB___。

A. PCI 总线是一个与处理器无关的高速外围总线

B. PCI总线的基本传输机制是猝发式传送

C. PCI 设备一定是主设备

D. 系统中只允许有一条PCI总线

39.一张3.5寸软盘的存储容量为______MB,每个扇区存储的固定数据是_A_____。

A. 1.44MB ,512B

B. 1MB,1024B C .2MB,256B D .1.44MB,512KB

40.发生中断请求的条件之一是__C____。

A.一条指令执行结束

B. 一次I/O 操作结束

C.机器内部发生故障

D. 一次DMA 操作结束

41.对计算机的产生有重要影响的是:B______。

A 牛顿、维纳、图灵

B 莱布尼兹、布尔、图灵

C 巴贝奇、维纳、麦克斯韦

D 莱布尼兹、布尔、克雷

42.假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校校验的字符码是_D_____。

A 11001011

B 11010110

C 11000001 D

11001001

43.按其数据流的传递过程和控制节拍来看,阵列乘法器可认为是___B___。

A 全串行运算的乘法器

B 全并行运算的乘法器

C 串—并行运算的乘法器

D 并—串型运算的乘法器

44.某计算机字长32位,其存储容量为16MB,若按双字编址,它的寻址范围是_B_____。

A 16M

B B 2M

C 8MB

D 16M 45.双端口存储器在_B_____情况下会发生读/ 写冲突。

A 左端口与右端口的地址码不同

B 左端口与右端口的地址码相同

C 左端口与右端口的数据码相同

D 左端口与右端口的数据码不同

46.程序控制类指令的功能是__D____。

A 进行算术运算和逻辑运算

B 进行主存与CPU之间的数据传送

C 进行CPU和I / O设备之间的数据传送

D 改变程序执行顺序

47.由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用__A____来规定。

A 主存中读取一个指令字的最短时间

B 主存中读取一个数据字的最长时间

C 主存中写入一个数据字的平均时间

D 主存中读取一个数据字的平均时间

48.系统总线中控制线的功能是_A_____。

A 提供主存、I / O接口设备的控制信号响应信号

B 提供数据信息

C 提供时序信号

D 提供主存、I / O接口设备的响应信号

49.具有自同步能力的记录方式是_CD_____。

A NRZ0

B NRZ1

C PM

D MFM 50.IEEE1394的高速特性适合于新型高速硬盘和多媒体数据传送,它的数据传输率可以是 __ABC____。

A 100兆位/ 秒

B 200兆位/ 秒

C 400兆

位/ 秒 D 300兆位/ 秒

51.完整的计算机应包括__D____。

A 运算器、存储器、控制器;

B 外部设备和主机;

C 主机和实用程序;

D 配套的硬件设备和软件系统;

52.用64位字长(其中1位符号位)表示定点整数时,所能表示的数值范围是_D_____。

A [ 0,264– 1 ]

B [ 0,

263– 1 ] C [ 0,262– 1 ] D [ 0,263]

53.四片74181ALU和1片74182CLA器件相配合,具有如下进位传递功能____B__。

A 行波进位;

B 组内先行进位,组间先行进位;

C 组内先行进位,组间行波进位;

D 组内行波进位,组间先行进位;

54.某机字长32位,存储容量为1MB,若按字编址,它的寻址范围是_C_____。

A 1M

B 512KB

C 256K

D 256KB

55.某一RAM芯片,其容量为512×8位,包括电源和接地端,该芯片引出线的最小数目应是___D___。

A 23

B 25

C 50

D 1

9

56.堆栈寻址方式中,设A为通用寄存器,SP为堆栈指示器,M SP为SP指示器的栈顶单元,如果操作的动作是:(A)→M SP,(SP)- 1 →SP ,那么出栈的动作应是__B____。

A (M SP)→A,(SP)+ 1→SP;

B (SP)+ 1→SP,(M SP)→A;

C (SP)- 1→SP,(M SP)→A;

D (M SP)→A,(SP)- 1→SP;

57.指令周期是指__C____。

A CPU从主存取出一条指令的时间;

B CPU执行一条指令的时间;

C CPU从主存取出一条指令加上CPU执行这条指令的时间;

D 时钟周期时间;

58.在___A___的微型计算机系统中,外设可和主存贮器单元统一编址,因此可以不使用I /

O指令。

A 单总线

B 双总线

C 三总线

D 多总线

59.在微型机系统中,外围设备通过__A____与主板的系统总线相连接。

A 适配器

B 设备控制器

C 计数器

D 寄存器60.CD—ROM光盘的标准播放时间为60分钟。在计算模式1情况下,光盘的存储容量为 __B____。

A 601M

B B 527MB

C 630MB

D 530MB

61.至今为止,计算机中的所有信息仍以二进制方式表示的理由是_C_____。

A.节约元件; B 运算速度快; C 物理器件的性能决定; D 信息处理方便;

62.用32位字长(其中1位符号位)表示定点小数是,所能表示的数值范围是_B_____。

A [0,1 – 2-32]

B [0,1 – 2-31]

C [0,1 – 2-30]

D [0,1]

63.已知X为整数,且[X]补= 10011011,则X的十进制数值是_B_____。

A +155

B –101

C –155

D +101

64.主存储器是计算机系统的记忆设备,它主要用来__C____。

A 存放数据

B 存放程序

C 存放数据和程序

D 存放微程序

65.微型计算机系统中,操作系统保存在硬盘上,其主存储器应该采用_C_____。

A RAM

B ROM

C RAM和ROM

D **

66.指令系统采用不同寻址方式的目的是_B_____。

A 实现存贮程序和程序控制;

B 缩短指令长度,扩大寻址空间,提高编程灵活性;。

C 可直接访问外存;

D 提供扩展操作码的可能并降低指令译码的难度;

67.在CPU中跟踪指令后继地址的寄存器是__B____。

A 主存地址寄存器

B 程序计数器

C 指令寄存器

D 状态条件寄存器68系统总线地址的功能是__D____。

A 选择主存单元地址;

B 选择进行信息传输的设备;

C 选择外存地址;

D 指定主存和I / O设备接口电路的地址;

69.CRT的颜色数为256色,则刷新存储器每个单元的字长是__C____。

A 256位

B 16位

C 8位

D 7位

70.采用DMA方式传送数据时,每传送一个数据就要用一个__C____时间。

A.指令周期

B.机器周期

C.存储周期

D.总线周期

81.某寄存器中的值有时是地址,因此只有计算机的_C_____才能识别它。

A 译码器

B 判断程序

C 指令

D 时序信号

82.用16位字长(其中1位符号位)表示定点整数时,所能表示的数值范围是_D_____。

A [ 0,216– 1 ]

B [ 0,215– 1 ]

C [ 0,214– 1 ]

D [0,215]

83.在定点运算器中,无论采用双符号位还是单符号位,必须有______,它一般用______来

实现。C

A 译码电路,与非门;

B 编码电路,或非门;

C 溢出判断电路,异或门;

D 移位电路,与或非门;

84.某SRAM芯片,其容量为512×8位,包括电源端和接地端,该芯片引出线的最小数目应为___D___。

A 23

B 25

C 50

D 19

85.以下四种类型的半导体存储器中,以传输同样多的字为比较条件,则读出数据传输率最高的是_C_____。

A DRAM

B SRAM

C 闪速存储

器 D EPROM

86.指令的寻址方式有顺序和跳跃两种方式,采用跳跃寻址方式,可以实现__D____。

A 堆栈寻址;

B 程序的条件转移;

C 程序的无条件转移;

D 程序的条件转移或无条件转移;

87.异步控制常用于__A____作为其主要控制方式。

A 在单总线结构计算机中访问主存与外围设备时;

B 微型机的CPU中;

C 硬布线控制器中;

D 微程序控制器中;

88.多总线结构的计算机系统,采用____A__方法,对提高系统的吞吐率最有效。

A 多端口存贮器;

B 提高主存的速度;

C 交叉编址多模块存贮器;

D 高速缓冲存贮器;

89.磁盘驱动器向盘片磁层记录数据时采用__B____方式写入。

A 并行

B 串行

C 并行—串行

D 串行—并行

90.IEEE1394所以能实现数据传送的实时性,是因为_C_____。

A 除异步传送外,还提供等步传送方式;

B 提高了时钟频率;

C 除优先权仲裁外,还提供均等仲裁,紧急仲裁两种总线仲裁方式;

91.八位微型计算机中乘除法大多数用__A____实现。

A 软件

B 硬件

C 固件

D 专用片子

92.在机器数_B_____中,零的表示是唯一的。

A 原码

B 补码

C 移码

D 反码

93.某SRAM芯片,其容量为512×8位,除电源和接地端外,该芯片引出线的最小数目应是____D__。

A 23

B 25

C 50

D 19

94.某机字长32位,存储容量64MB,若按字编址,它的寻址范围是_C_____。

A 8M

B 16MB

C 16MB

D 8MB

95.采用虚拟存贮器的主要目的是____B__。

A 提高主存贮器的存取速度;

B 扩大主存贮器的存贮空间,并能进行自动管理和调度;

C 提高外存贮器的存取速度;

D 扩大外存贮器的存贮空间;

96.算术右移指令执行的操作是__B____。

A 符号位填0,并顺次右移1位,最低位移至进位标志位;

B 符号位不变,并顺次右移1位,最低位移至进位标志位;

C 进位标志位移至符号位,顺次右移1位,最低位移至进位标志位;

D 符号位填1,并顺次右移1位,最低位移至进位标志位;

97.微程序控制器中,机器指令与微指令的关系是__B____。

A 每一条机器指令由一条微指令来执行;

B 每一条机器指令由一段用微指令编成的微程序来解释执行;

C 一段机器指令组成的程序可由一条微指令来执行;

D 一条微指令由若干条机器指令组成;

98.同步传输之所以比异步传输具有较高的传输频率是因为同步传输BD______。

A 不需要应答信号;

B 总线长度较短;

C 用一个公共时钟信号进行同步;

D 各部件存取时间较为接近;

99.美国视频电子标准协会定义了一个VGA扩展集,将显示方式标准化,这称为著名的____B__显示模式。

A AVGA

B SVGA

C VESA EGA

100.CPU响应中断时,进入“中断周期”,采用硬件方法保护并更新程序计数器PC内容,而不是由软件完成,主要是为了__A_____。

A 能进入中断处理程序,并能正确返回源程序;

B 节省主存空间;

C 提高处理机速度;

D 易于编制中断处理程序;

101.我国在______年研制成功了第一台电子数字计算机,第一台晶体管数字计算机于______年完成。D

A 1946,1958

B 1950,1968

C 1958,1961

D 1959,1965

102.定点16位字长的字,采用2的补码形式表示时,一个字所能表示的整数范围___A___。

A - 215—+(215–1)

B -(215–1)—+(215–1)

C -(215+ 1)—+215

D -215—+215

103.定点计算机用来进行__B_____。

A 十进制数加法运算;

B 定点数运算;

C 浮点数运算;

D 既进行定点数运算也进行浮点数运算;

104.某DRAM芯片,其存储容量为512K×8位,该芯片的地址线和数据线数目为_D_____。

A 8,512

B 512,8

C 18,8

D 19,8

105.双端口存储器所以能高速进行读/ 写,是因为采用____B__。

A 高速芯片

B 两套相互独立的读写电路

C 流水技术

D 新型器件106.二地址指令中,操作数的物理位置可安排在____B__。

A 栈顶和次栈顶

B 两个主存单元

C 一个主存单元和一个寄存器

D 两

个寄存器

107.描述流水CPU基本概念不正确的句子是__ABC____。

A.流水CPU是以空间并行性为原理构造的处理器

B.流水CPU一定是RISC机器

C.流水CPU一定是多媒体CPU

D.流水CPU是一种非常经济而实用的时间并行技术

108.描述Future bus+总线中基本概念不正确的句子是_AC_____。

A Future bus+总线是一个高性能的同步总线标准;

B 基本上是一个异步数据定时协议;

C 它是一个与结构、处理器、技术有关的开发标准;

D 数据线的规模在32位、64位、128位、256位中动态可变;

109.CD—ROM光盘是______型光盘,可用做计算机的______存储器和数字化多媒体设备。B

A 重写,内

B 只读,外

C 一次,外

D 多次,内110.在单级中断系统中,CPU一旦响应中断,则立即关闭___C___标志,以防本次中断服

务结束前同级的其他中断源产生另一次中断进行干扰。

A 中断允许

B 中断请求

C 中断屏蔽

D 中断保护111.目前大多数集成电路生产中,所采用的基本材料为_A_____。

A.单晶硅

B.非晶硅

C.锑化钼

D.硫化镉

112用16位字长(其中一位符号位)表示定点小数时,所能表示的数值范围是_C_____。

A.0≤│N│≤1-2-(16+1)

B.0≤│N│≤1-2-16

C.0≤│N│≤1-2-(16-1)

D.0≤│N│≤1

113.运算器虽有许多部件组成,但核心部件是____B__。

A.数据总线

B.算术逻辑运算单元

C.多路开关

D.累加寄存器

114.某计算机字长32位,其存储容量为4MB,若按字编址,它的寻址范围是__A____。

A. 1M

B. 4MB

C. 4M

D. 1MB

115.常用的虚拟存贮系统由___A___两级存贮器组成,其中辅存是大容量的磁表面存贮器。

A.主存-辅存

B.快存-主存

C.快存-辅存

D.通用寄存器-主存

116.单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数以外,另一个数常需采用___C___。

A.堆栈寻址方式

B.立即寻址方式

C.隐含寻址方式

D.间接寻址方式

117.为确定下一条微指令的地址,通常采用断定方式,其基本思想是___C___。

A.用程序计数器PC来产生后继微指令地址

B.用微程序计数器μPC来产生后继微指令地址

C.通过微指令顺序控制字段由设计者指定或由设计者指定的判别字段控制产生后继微指令地址

D.通过指令中指定一个专门字段来控制产生后继微指令地址

118.描述PCI总线中基本概念不正确的句子是_C_D____。

A.PCI总线是一个与处理器无关的高速外围总线

B.PCI总线的基本传输机制是猝发式传送

C.PCI设备一定是主设备

D.系统中只允许有一条PCI总线

119.为了使设备相对独立,磁盘控制器的功能全部转移到设备中,主机与设备间采用__A____接口。

A.SCSI

B.专用

C.ESDI

D.RISC

120.I/O标准接口SCSI中,一块主适配器可以连接__B____台具有SCSI接口的设备。

A.6

B.7--15

C.8

D.10

121.没有外存贮器的计算机监控程序可以存放在_B_____。

A RAM

B ROM

C RAM 和ROM

D CPU

122.如果浮点数尾数用补码表示,则判断下列哪一项的运算结果是规格化数__C____。

A 1.11000

B 0.01110

C 1.00010 D0.01010

123.在定点二进制运算其中,减法运算一般通过___D___来实现

A 原码运算的二进制减法器B补码运算的二进制减法器

C 补码运算的十进制加法器

D 补码运算的二进制加法器

124.某计算机字长32位,其存储容量为 4 MB,若按半字编址,它的寻址范围是_C_____。

A 0——4M

B B 0——2MB

C 0——2M

D 0——1MB

125.在虚拟存贮器中,当程序正在执行时,由___D___完成地址映射。

A 程序员

B 编译器C装入程序 D 操作系统

126.指令系统中采用不同寻址方式的目的主要是___B___。

A实现存贮程序和程序控制B缩短指令长度,扩大寻址空间,提高编程灵活性

C可以直接访问外存D提供扩展操作码的可能并降低指令译码难度

127.同步控制是____C__。

A只适用于CPU控制的方式 B 只适用于外围设备控制的方式

C 由统一时序信号控制的方式

D 所有指令执行时间都相同的方式

128.以下描述中基本概念不正确的句子是__D____。

A PCI总线不是层次总线

B PCI 总线采用异步时序协议和分布仲裁策略

C FUTURE BUS+总线能支持64位地址

D FUTUR

E BUS+总线适合于高成本的较大规模计算机系统

129.用于笔记本电脑的外存储器一般是__C____。

A 软磁盘

B 硬磁盘

C 固态盘

D 光盘

130.周期挪用方式常用于___A___方式的输入/输出中。

A DMA

B 中断

C 程序传送

D 通道

131.计算机硬件能直接执行的只有___B_。

A.符号语言 B 机器语言 C 汇编语

言 D 机器语言和汇编语言

132.假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校验的字符码是_D_____。

A.11001011

B.11010110

C.11000001

D.1100100 133.运算器的主要功能是进行__C___。

A.逻辑运算

B.算术运算

C.逻辑运算与算术运算

D.

初等函数的运算

134.某计算机字长16位,它的存贮容量是64K,若按字编址,那么它的寻址范围是_B____。

A.64K

B.32K

C.64KB

D.32KB

135.主存贮器和CPU之间增加cache的目的是___A___。

A.解决CPU和主存之间的速度匹配问题

B.扩大主存贮器的容量

C.扩大CPU中通用寄存器的数量

D.扩大外存的容量136.用于对某个寄存器中操作数的寻址方式称为__C____寻址。

A.直接

B.间接

C.寄存器直接

D.寄存器间接

137.异步控制常用于__A____作为其主要控制方式。

A.在单总线结构计算机中访问主存与外围设备时

B.微型机的CPU中

C硬布线控制器中

D.微程序控制器中

137.系统总线中地址线的功能是__D____。

A.选择主存单元地址

B.选择进行信息传输的设备

C.选择外存地址

D.指定主存和I/O设备接口电路的地址139.在微型机系统中,外围设备通过__A____与主板的系统总线相连接。

A.适配器

B.设备控制器

C.计数器

D.寄存器

140.发生中断请求的条件是___BCD___。

A.一条指令执行结束

B.一次I/O操作结束

C.机器内部发生故障

D.一次DMA操作结束

141.某寄存器中的值有时是地址,因此只有计算机的___C___才能识别它。

A.译码器

B.判别程序

C.指令

D.时序信号142.若[X]补=11010011,则X的十进制数真值是_C____。

A.71

B.48

C.65

D.63

143.按其数据流的传送过程和控制节拍来看,陈列乘法器可认为是__B____。

A.全串行运算的乘法器

B.全并行运算的乘法器

C.串-并行运算的乘法器

D.并-串行运算的乘法器

144.存贮单元是指__B____。

A.存放一个二进制信息位的存贮元

B.存放一个机器字的所有存贮元集合

C.存放一个字节的所有存贮元集合

D.存放两个字节的所有存贮元集合

145.相联存贮器是按__C____进行寻址的存贮器。

A.地址指定方式

B.堆栈存取方式

C.内容指定方式

D.地址指定与堆栈

146.寄存器间接寻址方式中,操作数处在_C_____。

A.通用寄存器

B.主存单元

C.程序计数器

D.堆栈

147.下面描述的RISC机器基本概念中不正确的句子是_ACD_____。

A.RISC机器不一定是流水CPU

B.RISC机器一定是流水CPU

C.RISC机器有复杂的指令系统

D.CPU配置很少的通用寄存器

148.描述当代流行总线结构中基本概念不正确的句子是__AC____。

A.当代流行总线的结构不是标准总线

B.当代总线结构中,CPU和它私有的cache一起作为一个模块与总线相连

C.系统中只允许有一个这样的CPU模块

149.CRT的分辨率为1024×1024像素,像素的颜色数为256,则刷新存储器的容量是___B___。

A.512KB

B.1MB

C.256KB

D.2MB

150.一台计算机对n个数据源进行分时采集,送入主存,然后分时处理。采集数据时,最好的方案是使用___D___。

A.堆栈缓冲区

B.一个指针的缓冲区

C.两个指针的单缓冲区

D.n个指针的n个缓冲区

151.下列数中最大的数为_B_____。

A.(10010101)2

B.(227)8

C.(96)8

D.(143)5

152.设32位浮点数中,符号位为1位,阶码为8位,尾数位为23位,则它所能表示的最大规格化正数为__B____。

A.+(2 –2-23)×2+127B.[1+(1 –2-23)]×2+127

C.+(2 –223)×2+255D.2+127-223

153.四片74181ALU和一片74182CLA器件相配合,具有如下进位传送功能__B____。

A.行波进位

B.组内先行进位,组间先行进位

C.组内先行进位,组间行波进位

D.组内行波进位,组间先行进位

154.某计算机字长32位,其存储容量为8MB,若按字编址,它的寻址范围是___D___。

A. 1M

B. 4MB

C.4M

D. 2MB

155.以下四种类型的半导体存储器中,以传输同样多的字为比较条件,则读出数据传输率最高的是__C____。

A.DRAM

B.SRAM

C.闪速存储器

D.EPROM

156.位操作类指令的功能是___C___。

A.对CPU内部通用寄存器或主存某一单元任一位进行状态检测(0或1)

B.对CPU内部通用寄存器或主存某一单元任一位进行状态强置(0或1)

C.对CPU内部通用寄存器或主存某一单元任一位进行状态检测或强置

D.进行移位操作

157.操作控制器的功能是__D____。

A.产生时序信号

B.从主存取出一条指令

C.完成指令操作的译码

D.从主存取出指令,完成指令操作码译码,并产生有关的操作控制信号,以解释执行该指

158.采用串行接口进行七位ASCⅡ码传送,带有一位奇偶校验位为1位起始位和1位停止位,当波特率为9600波特时,字符传送速率为__A____。

A.960

B.873

C.1371

D.480

159. 3.5英寸软盘记录方式采用_______C_____。

A.单面双密度

B.双面双密度

C.双面高密度

D.双面单密度

160.通道对CPU的请求形式是__B____。

A.自陷

B.中断

C.通道命令

D.跳转指令

161.2000年超级计算机最高运算速度达到_B_____次。

A. 100亿次

B.1000亿次

C.5000亿次

D.10000亿次

162.某机字长32位,其中1位符号位,31位表示尾数。若用定点整数表示,则最大正整数是__A____。

A.+(231-1)

B.+(230-1)

C.+231

D.+232

163.在定点运算器中,无论采用双符号位还是单符号位,必须有______,它一般用______来实现。C

A.译码电路与非门

B.编码电路或非门

C.溢出判断电路异或门

D.移位电路与或非门

164.交叉存贮器实质上是一种______存贮器,它能______执行______独立的读写操作。A

A.模块式并行多个

B.模块式串

行多个

C.整体式并行一个

D.整体式串

行多个

165.双端口存储器所以能高速进行读写,是因为采用______。B

A.高速芯片

B.两套相互独立的读写电路

C.流水技术

D.新型器件

166.堆栈寻址方式中,设A为通用寄存器,SP为堆栈指示器,M SP为SP指示器的栈顶单元,如果进栈操作是:(A)→M SP,(SP)-1→SP,那么出栈操作的动作应为_B_____。

A.(M SP)→A,(SP)+1→SP

B.(SP)+1→SP,(M SP)→A

C.(SP)-1→SP,(M SP)→A

D.(M SP)→A,(SP)-1→SP

167.描述流水CPU基本概念不正确的句子是_ABC_____。

A.流水CPU是以空间并行性为原理构造的处理器

B.流水CPU一定是RISC机器

C.流水CPU一定是多媒体CPU

D.流水CPU是一种非常经济而实用的时间并行技术

168.多总线结构的计算机系统,采用__C____方法,对提高系统的吞吐能力最有效。

A.多端口存贮器

B.提高主存的速度

C.交叉编址多模存贮器

D.高速缓冲存贮器

169.带有处理器的设备一般称为__A____设备。

A.智能化

B.交互式

C.远程通信

D.过程控制

170.通道程序是由___B___组成。

A.I/O指令

B.通道指令(通道控制字)

C.通道状态字

171. 50年代,为了发挥______的效率,提出了______技术,从而发展了操作系统,通过它对______进行管理和调度。C

A.计算机操作系统计算机

B.计算并行算法

C.硬件设备多道程序硬软资源

D.硬件设备晶体管计算机

172. 下列表达式中正确的运算结果为_B_____。

A.(10101)2×(2)10=(20202)2

B.(10101)3×(2)10=(20202)3

C.(10101)3×(3)10=(30303)3

D.(101010)3-(20202)3=(11011)3

173. 算术/逻辑运算单元74181ALU可完成__C____。

A.16种算术运算功能

B.16种逻辑运算功能

C.16种算术运算功能和16种逻辑运算功能

D.4位乘法运算和除法运算功

174. 某计算机字长为32位,其存储容量为16M×32位,它的地址线和数据线的总和是__D____。

A.16

B.32

C.64

D.56

175. 采用虚拟存贮器的主要目的是__B____。

A. 提高主存贮器的存取速度

B. 扩大主存贮器的存贮空间,并能进行自动管理和调度

C. 提高外存贮器的存取速度

D. 扩大外存贮器的存贮空间

176.程序控制类指令的功能是__B____。

A.进行算术运算和逻辑运算

B.进行主存与CPU之间的数据传送

C.进行CPU和I/O设备之间的数据传送

D.改变程序执行的顺序

177.由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用___A___来规定。

A.主存中读取一个指令字的最短时间

B.主存中读取一个数据字的最长

时间

C.主存中写入一个数据字的平均时间

D.主存中取一个数据字的平均时

178.系统总线中控制线的功能是_A_____。

A.提供主存、I/O接口设备的控制信号和响应信号

B.提供数据信息

C.提供时序信号

D.提供主存、I/O接口设备的响应信号

179.计算机的外围设备是指___D___。

A.输入/输出设备

B.外存储器

C.远程通信设备

D.除了CPU和内存以外的其它设备

180.某中断系统中,每抽取一个输入数据就需要中断CPU一次,中断处理程序接受取样的数据,并将其保存到主存缓冲区内。该中断处理需要x秒。另一方面,缓冲区内每存储N 个数据,主程序就将其取出进行处理,这种处理需要y秒。因此该系统可以跟踪到每秒

_A_____次中断请求。

A.N/(Nx+y)

B.N/(x+y)N

C.min[1/x,1/y]

D.max[1/x,1/y] 181. 下列数中最小的数是___B___。

A.(100101)2

B.(50)8

C.(100010)BCD

D.(625)16

182._____D_表示法主要用于表示浮点数中的阶码。

A.原码

B.补码

C.反码

D.移码

183.[X]补=1.X1X2X3X4,当满足____A__时,X> -1/2成立。

A.X1=1,X2~X4至少有一个为1

B.X1=1,X2~X4任意

C.X1=0,X2~X4至少有一个为1

D.X1=0,X2~X4任意

184.主存储器是计算机系统中的记忆设备,它主要用来_D_____。

A.存放数据

B.存放程序

C.存放微程序

D.存放数据和程序185.以下四种类型指令中,执行时间最长的是__C____。

A.RR型指令

B.RS型指令

C.SS型指令

D.程序控制指令186.单地址指令为了完成两个数的算术运算,除地址指明的一个操作数外,另一个操作数常采用____C__寻址方式。

A.堆栈

B.立即

C.隐含

D.间接

187.在以下描述的流水CPU基本概念中,正确的表述是_D_____。

A.流水CPU是以空间并行性为原理构造的处理器

B.流水CPU一定是RISC机器

C.流水CPU一定是多媒体CPU

D.流水CPU是以时间并行性为原理构造的处理器

188.在以下描述PCI总线的基本概念中,正确的表述是AB______。

A.PCI总线是一个与处理器无关的高速外围总线

B.PCI总线的基本传输机制是猝发式传送

C.PCI设备一定是主设备

D.系统中只允许有一条PCI总线

189.下述I/O控制方式中,__B____主要由程序实现。

A.PPU方式

B.中断方式

C.DMA方式

D.通道方式

190.串行I/O标准接口IEEE1394的高速特性适合于新型高速硬盘和多媒体数据传送它的数据传送率可以是--ABC----。

A.100兆位/秒

B.200兆位/秒

C.400兆位/秒

D.300兆位

/秒

191.从器件角度看,计算机经历了四代变化。但从系统结构看,至今绝大多数计算机仍属于__B____型计算机。

A.并行

B.冯.诺依曼

C.智能

D.实时处理

192.下列数中最大的数是__A____。

A.(10011001)2

B.(227)8

C.(98)16

D.(152)10

193.有关运算器的描述,__C____是正确的。

A.只做加法

B.只做算术运算

C.既做算术运算又做逻辑运算

D.只做逻辑运算

194.EPROM是指_D_____。

A.读写存储器

B.只读存储器

C.闪速存储器

D.光擦除可编程只读存储器

195.常用的虚拟存储系统由__B____两级存储器组成,其中辅存是大容量的磁表石存储器。

A.cache—主存

B.主存—辅存

C.cache—辅存

D.通用寄存器—主存196.二地址指令中,操作数的物理位置可以安排在_BCD_____。

A.栈顶和次栈顶

B.两个主存单元

C.一个主存单元和一个通用寄存器

D.两个通用寄存器

197.当代CPU包括__B____。

A.控制器

B.控制器、运算器、cache

C.运算器和主存

D.控制器、

ALU和主存

198.流水CPU是由一系列叫做“段”的处理线路所组成。和具备m个并行部件的CPU相比,一个m段流水CPU____A__。

A.具备同等水平的吞吐能力

B.不具备同等水平的吞吐能力

C.吞吐能力小于前者的吞吐能力

D.吞吐能力大于前者的吞吐能力

199.在集中式总线仲裁中,____A__方式响应时间最快,_B_____方式对电路故障最敏感。

A.菊花链

B.独立请求

C.计数器定时查询

200.CRT的分辨率为1024×1024像素,像素的颜色数为256色,则刷新存储器的容量是_____D_。

A. 256KB

B.2MB

C.512KB

D.1MB

1. D

2. B

3. C

4. B

5. C

6. C

7. AD

8. C

9. A 10. A 11. D 12. C 13. A 14. D 15. A 16. C 17 A 18 C 19 D 20 C

21 B 22 B 23 D 24 C 25 A 26 C 27 C 28 C, D 29 B 30

B

31. D 32. A 33. AC 34. B 35. B 36. B 37. B 38. C 39. A 40.C

41B 42.D 43.B 44.B 45.B 46 D 47A 48 A 49C D 50A B

C

51 D 52 B 53 B 54 C 55 D 56 B 57 C 58 A 59 A 60

B

61..C 62.B 63.B 64.C 65.C 66.B 67.B 68.D 69.C 70.C

71 C 72 B 73 C 74 D 75 C 76 D 77 A 78 A 79 B 80 C

计算机组成原理期末试题

第一章计算机系统概论 计算机的硬件是由有形的电子器件等构成的,它包括运算器、存储器、控制器、适配器、输入输出设备。早起将运算器和控制器合在一起称为CPU(中央处理器)。目前的CPU包含了存储器,因此称为中央处理器。存储程序并按地址顺序执行,这是冯·诺依曼型计算机的工作原理,也是CPU自动工作的关键。 计算机系统是一个有硬件、软件组成的多级层次结构,它通常由微程序级、一般程序级、操作系统级、汇编语言级、高级语言级组成,每一级上都能进行程序设计,且得到下面各级的支持。 习题:4冯·诺依曼型计算机的主要设计思想是什么?它包括那些主要组成部分? 主要设计思想是:存储程序通用电子计算机方案,主要组成部分有:运算器、逻辑控制装置、存储器、输入和输出设备 5什么是存储容量?什么是单元地址?什么是数据字?什么是指令字? 存储器所有存储单元的总数称为存储器的存储容量。每个存储单元都有编号,称为单元地址。如果某字代表要处理的数据,称为数据字。如果某字为一条指令,称为指令字 7指令和数据均存放在内存中,计算机如何区分它们是指令还是数据? 每一个基本操作称为一条指令,而解算某一问题的一串指令序列,称为程序 第二章运算方法和运算器 按 对阶操作。

直接使用西文标准键盘输入汉字,进行处理,并显示打印汉字,是一项重大成就。为此要解决汉字的输入编码、汉字内码、子模码等三种不同用途的编码。 1第三章 内部存储器 CPU 能直接访问内存(cache 、主 存) 双端口存储器和多模块交叉存储器属于并行存储器结构。 cache 是一种高速缓冲存储器,是为了解决CPU 和主存之间速度不匹配而采用的一项重要的硬件技术,并且发展为多级cache 体系,指令cache 与数据cache 分设体 系。要求cache 的命中率接近于1 适度地兼顾了二者的优点又尽量避免其缺点,从灵活性、命中率、硬件投资来说较为理想,因而得到了普遍采用。 习题: 1设有一个具有20位地址和32位字长的存储器,问: (1)该存储器能存储多少个字节的信息? (2)如果存储器由512K ×8位SRAM 芯片组成,需要多少片; (3)需要多少位地址做芯片选择? (1)字节M 4832*220= (2)片84*28 *51232*1024==K K (3)1位地址作芯片选择 2 已知某64位机主存采用半导体存储器,其地址码为26位,若使用4M ×8位DRAM 芯片组成该机所允许的最大主存空间,并选用内存条结构形式,问: (1) 若每个内存条16M ×64位,共需几个内存条? (2)每个内存条共有多少DRAM 芯片? (3)主存共需多少DRAM 芯片?CPU 如何选

计算机组成原理练习题-答案

一、填空题 1.对存储器的要求是速度快,_容量大_____,_价位低_____。为了解决这方面的矛盾,计算机采用多级存储体系结构。 2.指令系统是表征一台计算机__性能__的重要因素,它的____格式__和___功能___不仅直接影响到机器的硬件结构而且也影响到系统软件。 3.CPU中至少有如下六类寄存器__指令____寄存器,__程序_计数器,_地址__寄存器,通用寄存器,状态条件寄存器,缓冲寄存器。 4.完成一条指令一般分为取指周期和执行周期,前者完成取指令和分析指令操作,后者完成执行指令操作。 5.常见的数据传送类指令的功能可实现寄存器和寄存器之间,或寄存器和存储器之间的数据传送。 6.微指令格式可分为垂直型和水平型两类,其中垂直型微指令用较长的微程序结构换取较短的微指令结构。 7.对于一条隐含寻址的算术运算指令,其指令字中不明确给出操作数的地址,其中一个操作数通常隐含在累加器中 8.设浮点数阶码为8位(含1位阶符),尾数为24位(含1位数符),则32位二进制补码浮点规格化数对应的十进制真值范围是:最大正数为 2^127(1-2^-23) ,最小正数为 2^-129 ,最大负数为 2^-128(-2^-1-2^-23) ,最小负数为 -2^127 。 9.某小数定点机,字长8位(含1位符号位),当机器数分别采用原码、补码和反码时,其对应的真值范围分别是 -127/128 ~+127/128 -1 ~+127/128 -127/128 ~+127/128 (均用十进制表示)。 10.在DMA方式中,CPU和DMA控制器通常采用三种方法来分时使用主存,它们是停止CPU访问主存、周期挪用和DMA和CPU交替访问主存。 11.设 n = 8 (不包括符号位),则原码一位乘需做 8 次移位和最多 8 次加法,补码Booth算法需做 8 次移位和最多 9 次加法。 12.设浮点数阶码为8位(含1位阶符),尾数为24位(含1位数符),则32位二进制补码浮点规格化数对应的十进制真值范围是:最大正数为,最小正数为,最大负数为,最小负数为。 13.一个总线传输周期包括申请分配阶段、寻址阶段、传输阶段和结束阶段四个阶段。 14.CPU采用同步控制方式时,控制器使用机器周期和节拍组成的多极时序系统。

(完整版)计算机组成原理期末考试试题及答案

计算机组成原理试题 一、选择题(共20分,每题1分) 1.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自____C__。 A.立即数和栈顶; B.暂存器; C.栈顶和次栈顶; D.累加器。 2.___C___可区分存储单元中存放的是指令还是数据。 A.存储器; B.运算器; C.控制器; D.用户。 3.所谓三总线结构的计算机是指_B_____。 A.地址线、数据线和控制线三组传输线。 B.I/O总线、主存总统和DMA总线三组传输线; C.I/O总线、主存总线和系统总线三组传输线; D.设备总线、主存总线和控制总线三组传输线.。 4.某计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址范围是_____B_。 A.128K; B.64K; C.64KB; D.128KB。 5.主机与设备传送数据时,采用___A___,主机与设备是串行工作的。 A.程序查询方式; B.中断方式; C.DMA方式; D.通道。 6.在整数定点机中,下述第___B___种说法是正确的。 A.原码和反码不能表示-1,补码可以表示-1; B.三种机器数均可表示-1; C.三种机器数均可表示-1,且三种机器数的表示范围相同; D.三种机器数均不可表示-1。 7.变址寻址方式中,操作数的有效地址是___C___。 A.基址寄存器内容加上形式地址(位移量); B.程序计数器内容加上形式地址; C.变址寄存器内容加上形式地址; D.以上都不对。 8.向量中断是___C___。 A.外设提出中断; B.由硬件形成中断服务程序入口地址; C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址

计算机组成原理选择题及答案

1. 冯·诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是() A. 指令操作码的译码结果 B. 指令和数据的寻址方式 C. 指令周期的不同阶段 D. 指令和数据所在的存储单元 答案为:C 2. 假定变量i,f,d数据类型分别为int, float, double(int用补码表示,float和double用IEEE754单精度和双精度浮点数据格式表示),已知i=785,f=1.5678e3 ,d=1.5e100,若在32位机器中执行下列关系表达式,则结果为真的是() (I) i==(int)(float)i (II)f==(float)(int)f (III)f==(float)(double)f (IV)(d+f)-d==f A. 仅I和II B. 仅I和III C. 仅II和III D. 仅III和IV 答案B 3.一个C语言程序在一台32位机器上运行。程序中定义了三个变量x,y和z,其中x和z 是int型,y为short型。当x=127,y=-9时,执行赋值语句z=x+y 后,x、y和z的值分别是: A x=0000007FH , y=FFF9H , z=00000076H B x=0000007FH , y=FFF9H , z=FFFF0076H C x=0000007FH , y=FFF7H , z=FFFF0076H D x=0000007FH , y=FFF7H , z=00000076H 答案D 4. 某计算机主存容量为64KB,其中ROM区为4KB,其余为RAM区,按字节编址,现要用2K×8位的ROM芯片和4K×4位的RAM芯片来设计该存储 器,则需要上述规格的ROM芯片数和RAM芯片数分别是() A . 1、15 B . 2、15 C . 1、30 D . 2、30 答案D 5. 假定用若干个2K×4位芯片组成一个8K×8位的存储器,则地址0B1FH所在芯片的最小地址是() A. 0000H B. 0600H C. 0700H D. 0800H 答案D

计算机组成原理期末考试

计算机组成原理试题 一、选择题 ( c )1、在下列四句话中,最能准确反映计算机主要功能的是下面哪项。 A.计算机可以存储大量信息 B.计算机能代替人的脑力劳动 C.计算机是一种信息处理机 D.计算机可实现高速运算 ( c )2、计算机硬件能直接执行的只能是下面哪项。 A.符号语言 B.汇编语言 C.机器语言 D.机器语言和汇编语言 ( c )3、运算器的核心部件是下面哪项。 A.数据总线 B.数据选择器 C.算术逻辑运算部件 D.累加寄存器 ( c )4、对于存储器主要作用,下面哪项说法正确。 A.存放程序 B.存放数据 C.存放程序和数据 D.存放微程序 ( c )5、至今为止,计算机中所含所有信息仍以二进制方式表示,其原因是下面哪项。 A.节约元件 B.运算速度快 C.物理器件性能决定 D.信息处理方便( a )6、CPU中有若干寄存器,其中存放存储器中数据的寄存器是下面哪项。 A.地址寄存器 B.程序计数器 C.数据寄存器 D.指令寄存器(d?)7、CPU中有若干寄存器,其中存放机器指令的寄存器是下面哪项。 A.地址寄存器 B.程序计数器 C.指令寄存器 D.数据寄存器 ( c )8、CPU中有若干寄存器,存放CPU将要执行的下一条指令地址的寄存器是下面哪项。 A.地址寄存器 B.数据寄存器 C.程序计数器 D.指令寄存器 (c)9、CPU中程序状态寄存器中的各个状态标志位是依据下面哪项来置位的。 A.CPU已执行的指令 B.CPU将要执行的指令 C.算术逻辑部件上次的运算结果 D.累加器中的数据 ( b )10、为协调计算机各部件的工作,需要下面哪项来提供统一的时钟。 A.总线缓冲器 B.时钟发生器 C.总线控制器 D.操作命令发生器 ( c )11、下列各种数制的数中最小的数是下面哪项。 A.(101001)2 B.(52)8 C.(101001)BCD D.(233)H ( d )12、下列各种数制的数中最大的数是下面哪项。 A.(1001011)2 B.75 C.(112)8 D.(4F)H ( b )13、将十进制数15/2表示成二进制浮点规格化数(阶符1位,阶码2位,数符1位,尾数4位)是下面哪项。 A.01101110 B.01101111 C.01111111 D.11111111

《计算机组成原理》自测题3

1 电子科技大学网络教育考卷(B 卷) (20 年至20 学年度第 学期) 考试时间 年 月 日(120分钟) 课程 计算机组成原理 教师签名_____ 一、单选题(每题2分,共10分) 从每小题的四个备选答案中选出一个正确答案,填在题干的括号内。 1. 按时序控制方式划分,可将总线分为( )。 ① 并行总线与串行总线 ② 同步总线与异步总线 ③ 内总线与外总线 ④ 高速总线与低速总线 2. 在补码除法中,上商规则是( )。 ①余数为正商1 ②余数与除数同号商1 ③够减商1 ④余数大于除数商1 3. 半导体存储器常采用( )。 ①直接存取方式 ②顺序存取方式 ③半顺序存取方式 ④随机存取方式 4. 在中断传送中,总线控制权由( )掌握。 ① CPU ②总线控制器 ③外部设备 ④ DMA 控制器 5. 同步控制方式在实际应用中所表现的主要特点是( )。 ①指令周期长度固定 ②工作周期长度固定 ③总线周期长度固定 ④时钟周期长度固定 二、判断题(每题2分,共10分) 下列说法有的正确,有的错误,请作出正/误判断,并将判断结果填在题后的括号内。 1. 一段微程序解释执行一条机器指令。 ( ) 2. DMA 方式不具有随机性。 ( ) 3. 扩展同步总线允许总线周期长度可变。 ( ) 4. 串行总线适用于CPU 内总线。 ( ) 5. 显示器的缓冲存储器VRAM 用来存放字符的点阵代码。 ( ) 三、简答题(每题5分,共30分) 1. 在系统总线中,什么情况下适宜采用同步控制方式?什么情况下适宜采用异步控制方式? 2. 在程序执行过程中,CPU 何时响应中断请求?何时响应DMA 请求? 3. 什么是中断方式?它的主要特点是什么? 4. 存储器直接寻址方式和寄存器直接寻址方式有何不同? 5. 组合逻辑控制方式有什么优缺点?主要适用于哪些场合? 6. 磁带采取何种存取方式?磁盘又采取何种存取方式? 姓名__________________ 专业名称__________________ 班号________________学号__________________教学中心_________________ …………………… …… … … … … …密………………… …… … … … … ……封……………… …… … … …线… … … …… … … ……………………

计算机组成原理选择题200道

【选择题200道】 1. 计算机系统中的存贮器系统是指__D____。 A RAM存贮器 B ROM存贮器 C 主存贮器 D cache、主存贮器和外存贮器 2. 某机字长32位,其中1位符号位,31位表示尾数。若用定点小数表示,则最大正小 数为___ B __ 。 -32 -31 -32 -31 A+( 1 - 2 ) B + (1 - 2 ) C 2 D 2 3. 算术/ 逻辑运算单元74181ALU可完成_C ________ 。 A 16种算术运算功能 B 16种逻辑运算功能 C 16种算术运算功能和16种逻辑运算功能 D 4位乘法运算和除法运算功能 4. 存储单元是指_B ______ 。 A 存放一个二进制信息位的存贮元 B 存放一个机器字的所有存贮元集合 C 存放一个字节的所有存贮元集合 D 存放两个字节的所有存贮元集合; 5. 相联存贮器是按—C―行寻址的存贮器。 A 地址方式 B 堆栈方式 C 内容指定方 式 D 地址方式与堆栈方式 6. 变址寻址方式中,操作数的有效地址等于_C _____ 。 A 基值寄存器内容加上形式地址(位移量) B 堆栈指示器内容加上形式地址(位移量) C 变址寄存器内容加上形式地址(位移量) D 程序记数器内容加上形式地址(位移量) 7. 以下叙述中正确描述的句子是:__AD ___ 。 A 同一个CPU周期中,可以并行执行的微操作叫相容性微操作 B 同一个CPU周期中,不可以并行执行的微操作叫相容性微操作 C 同一个CPU周期中,可以并行执行的微操作叫相斥性微操作 D 同一个CPU周期中,不可以并行执行的微操作叫相斥性微操作 & 计算机使用总线结构的主要优点是便于实现积木化,同时_C_____ 。

计算机组成原理期末考试试题及答案

计算机组成原理期末考试试题及答案 文稿归稿存档编号:[KKUY-KKIO69-OTM243-OLUI129-G00I-FDQS58-

计算机组成原理试题 一、选择题(共20分,每题1分) 1.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自______。 A.立即数和栈顶; B.暂存器; C.栈顶和次栈顶; D.累加器。 2.______可区分存储单元中存放的是指令还是数据。 A.存储器; B.运算器; C.控制器; D.用户。 3.所谓三总线结构的计算机是指______。 A.地址线、数据线和控制线三组传输线。 B.I/O总线、主存总统和DMA总线三组传输线; C.I/O总线、主存总线和系统总线三组传输线; D.设备总线、主存总线和控制总线三组传输线.。 4.某计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址范围是______。 A.128K; B.64K; C.64KB; D.128KB。 5.主机与设备传送数据时,采用______,主机与设备是串行工作的。 A.程序查询方式; B.中断方式; C.DMA方式; D.通道。 6.在整数定点机中,下述第______种说法是正确的。

A.原码和反码不能表示-1,补码可以表示-1; B.三种机器数均可表示-1; C.三种机器数均可表示-1,且三种机器数的表示范围相 同; D.三种机器数均不可表示-1。 7.变址寻址方式中,操作数的有效地址是______。 A.基址寄存器内容加上形式地址(位移量); B.程序计数器内容加上形式地址; C.变址寄存器内容加上形式地址; D.以上都不对。 8.向量中断是______。 A.外设提出中断; B.由硬件形成中断服务程序入口地址; C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址 D.以上都不对。 9.一个节拍信号的宽度是指______。 A.指令周期; B.机器周期; C.时钟周期; D.存储周期。 10.将微程序存储在EPROM中的控制器是______控制器。 A.静态微程序; B.毫微程序; C.动态微程序; D.微程序。 11.隐指令是指______。 A.操作数隐含在操作码中的指令; B.在一个机器周期里完成全部操作的指令; C.指令系统中已有的指令;

《计算机组成原理》期末考试试题及答案

武汉大学计算机学院 2007-2008学年第一学期2006级《计算机组成原理》 期末考试试题A卷答案 __ 学号_______ 班级 ____ _____ 姓名__ _________ 成绩_____ ___ 1.(16分)一浮点数,阶码部分为q位,尾数部分为p位,各包含一位符号位,均用补码表示;该浮点数所能表示的最大正数、最小正数、最大负数和最小负数分别是多少? 解: 2.在一个具有四体低位多体交叉的存储器中,如果处理器的访存地址为以下十进制。求该存储器比单体存储器的平均访问速率提高多少?(忽略初启时的延迟) (1)1、2、3、…… 32 (10分) (2)2、4、6、…… 32 (10分) 解:设存储器的访问周期为T。 (1)四体低位多体交叉的存储器访问的情况如下: 1、2、3 所需时间= T ; 4、5、6、7 所需时间= T ; 8、9、10、11 所需时间= T ; 12、13、14、15 所需时间= T ; 16、17、18、19 所需时间= T ; 20、21、22、23 所需时间= T ; 24、25、26、27 所需时间= T ; 28、29、30、31 所需时间= T ; 32 所需时间= T ; 四体低位多体交叉的存储器访问所需时间=9T; 单体存储器访问所需时间=32T; 所以平均访问速率提高:32/9倍

(2)四体低位多体交叉的存储器访问的情况如下: 2 所需时间= T ; 4、6 所需时间= T ; 8、10 所需时间= T ; 12、14 所需时间= T ; 16、18 所需时间= T ; 20、22 所需时间= T ; 24、26 所需时间= T ; 28、30 所需时间= T ; 32 所需时间= T ; 四体低位多体交叉的存储器访问所需时间= 9T; 单体存储器访问所需时间=16T; 所以平均访问速率提高:16/9倍 3.(20分)假定指令格式如下: 其中: D/I为直接/间接寻址标志,D/I=0表示直接寻址,D/I=1表示间接寻址。 Bit10=1:变址寄存器I寻址; 设有关寄存器的内容为(I)=063215Q 试计算下列指令的有效地址。(Q表示八进制) (1) 152301Q (2) 140011Q 解: (1) 152301Q=1 101 010 011 000 001 因为Bitl0(I)=1,故为变址寄存器寻址,EA=(I)+A=063215+301=063516Q。 (3) 140011Q=1 100 000 000 001 001 因为D/I=0,故为直接寻址,EA=A=011Q。 4. 已知某运算器的基本结构如图所示,它具有+(加)、-(减)、和M(传送)三种操作。 (1) 写出图中1~12表示的运算器操作的微命令;(6分) (2) 设计适合此运算器的微指令格式;(6分) (3) 指令DDA的功能是计算R1、R2和R3三个寄存器的和,若进位C=0,则R1+R2→R2;若进位C=1,则R1+R2+R3→R2,画出指令DDA的微程序流程图,并列出微操作序列(取指令流程不写,取指令微指令安排在0号单元中);(6分) (4)设下址地址为5位,将微程序流程图安排在1~3号单元里;(6分)

计算机组成原理复习题及答案

一、填空、选择或判断 1.多核处理机是空间并行计算机,它有___多__个CPU。 2.计算机的发展大致经历了五代变化,其中第四代是1972-1990 年的_大规模和超大规 模集成电路______计算机为代表。 3.计算机从第三代起,与IC电路集成度技术的发展密切相关。描述这种关系的是_摩尔__ 定律。 4.1971年,英特尔公司开发出世界上第一片4位微处理器__Intel 4004_____。首次将CPU 的所有元件都放入同一块芯片之内。 5.1978年,英特尔公司开发的___Intel 8086_______是世界上第1片通用16位微处理器, 可寻址存储器是_1MB______。 6.至今为止,计算机中的所有信息仍以二进制方式表示的理由是__物理器件性能所致___。 7.冯。诺依曼计算机工作方式的基本特点是__按地址访问并顺序执行指令_____。 8.20世纪50年代,为了发挥__硬件设备_____的效率,提出了_多道程序___技术,从而发 展了操作系统,通过它对__硬软资源______进行管理和调度。 9.计算机硬件能直接执行的只有__机器语言_________ 。 10.完整的计算机系统应包括__配套的硬件设备和软件系统______。 11.计算机的硬件是有形的电子器件构成,它包括_运算器__、_控制器_、_存储器__、_适配器_、_系统总线__、__外部设备__。 12.当前的中央处理机包括__运算器_____、_控制器_____、__存储器_____。 13.计算机的软件通常分为__系统软件_______和___应用软件_____两大类。 14.用来管理计算机系统的资源并调度用户的作业程序的软件称为__操作系统_____,负责将_高级____-语言的源程序翻译成目标程序的软件称为___编译系统____。 15.计算机系统中的存储器分为__内存____和__外存______。在CPU执行程序时,必须将 指令存放在__内存______中。 16.计算机存储器的最小单位为___位______。1KB容量的存储器能够存储___8192_____个这样的基本单位。 17.在计算机系统中,多个系统部件之间信息传送的公共通路称为_总线_____。就其所传送的信息的性质而言,在公共通路上传送的信息包括__数据__、__地址__和__控制____信息。 18.指令周期由__取指____ 周期和__执行_____周期组成。 19.下列数中最小的数为_______. A (101001)2 B(52)8 C (101001)BCD D(233)16 20.下列数中最大的数为 A ()2 B(227)8 C (96)16D(143)5 21.在机器数中,________的零的表示形式是唯一的。 A原码B补码C反码D原码和反码 22.某机字长32位,采用定点小数表示,符号位为1位,尾数为31位,则可表示的最大正 小数为___C____,最小负小数为___D_____ A +(231-1) B -(1-2-32) C +(1-2-31)≈+1 D-(1-2-31)≈-1 23.某机字长32位,采用定点整数表示,符号位为1位,尾数为31位,则可表示的最大正 整数为___A____,最小负整数为___D_____ A +(231-1) B -(1-2-32)

计算机组成原理期末试题

1.刷新存储器的重要性能指标是它的带宽。若显示工作方式采用分辨率为1024*768,颜色深度24位,帧频(刷新速度)为72Hz,求: 1)刷新存储器的容量是多少 2)刷新存储器的带宽是多少 1)刷新存储器的容量= 1024*768 * 24bit= 2)帧频(刷新速度)为72Hz指的是:每秒钟读72次, 所以,刷新存储器的带宽=1024*768 * 24bit *72 次/秒=162MB/s 2.试推导磁盘存储器读写一块信息所需要的总时间 读写一块总时间TB=平均找道时间Ts+平均等待时间Tw +读写传输时间Tt 读写一块总时间TB=平均找道时间+平均等待时间+读写传输时间=Ts+Tw+Tt 1)Tw 设磁盘每秒r转,每条磁道N个字,则数据传输率=rN个字/秒 转一周的时间=1/r,所以 Tw =1/2*(1/r)=1/(2r) 2)Tt 又设每块的字数是n,一旦读写头定位在该块,则Tt≈n/(rN)秒 所以TB=Ts+ 1/(2r)+ n/(rN) 秒 3.采用串行接口进行7位ASCII码传送,带有一位奇偶校验位、一位起始位和一位停止位,当波特9600波特时,字符传送率是 9600波特=9600bit/秒 =9600 bit*(1字符/10bit)/秒 =960字符/秒 4.某总线在一个总线周期中并行传送8个字节的信息,设一个总线周期等于一个总线时钟周期,总线时钟频率为70MHz,求总线带宽 Dr=8字节/T秒=8*70*10^6≈420MB/秒 5.某机器CPU中有16个寄存器,运行某中断处理程序时,仅用到其中的2个寄存器,请问响应中断而进入该中断处理程序时是否将通用寄存器内容保存到主存中去需保存几个寄存器 要将通用寄存器内容保存到主存中去。 只要保存中断处理程序用到的那2个寄存器的内容。 1.已知cache的存储周期是40ns,主存存储周期200ns, cache/主存系统平均50ns,求cache的命中率访问n个字,设命中率为H cache/主存系统的平均访问时间 =命中cache的时间+不命中cache的主存访问时间 =H*Tc+(1-H)*Tm =H*40+(1-H)*200 =50

计算机组成原理期末考试试卷及答案(1)

计算机组成原理期末考试试卷(1) 一.选择题(下列每题有且仅有一个正确答案,每小题2分,共20分)1.假设下列字符码中最后一位为校验码,如果数据没有错误,则采用偶校验的字符码的是____。 A. 11001011 B. 11010110 C. 11000001 D. 11001001 2.在定点二进制运算器中,减法运算一般通过______ 来实现。 A. 补码运算的二进制加法器 B. 补码运算的二进制减法器 C. 补码运算的十进制加法器 D. 原码运算的二进制减法器 3.下列关于虚拟存储器的说法,正确的是____。 A. 提高了主存储器的存取速度 B. 扩大了主存储器的存储空间,并能进行自动管理和调度 C. 提高了外存储器的存取速度 D. 程序执行时,利用硬件完成地址映射 4.下列说法正确的是____。 A. 存储周期就是存储器读出或写入的时间 B. 双端口存储器采用了两套相互独立的读写电路,实现并行存取 C. 双端口存储器在左右端口地址码不同时会发生读/写冲突 D. 在cache中,任意主存块均可映射到cache中任意一行,该方法称为直接映射方式 5.单地址指令中,为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个操作数一般采用____寻址方式。 A. 堆栈 B. 立即 C. 隐含 D. 间接 6.指令系统中采用不同寻址方式的目的主要是______ 。 A.实现存储程序和程序控制 B.提供扩展操作码的可能并降低指令译码难度 C.可以直接访问外存 D.缩短指令长度,扩大寻址空间,提高编程灵活性7.下列说法中,不符合RISC指令系统特点的是____。 A. 指令长度固定,指令种类少 B. 寻址方式种类尽量少,指令功能尽可能强 C. 增加寄存器的数目,以尽量减少访存的次数 D. 选取使用频率最高的一些简单指令,以及很有用但不复杂的指令

计算机组成原理练习题及参考答案

1.10111000当做无符号数的值为多少,当做整数的值为多少,当做定点小数的值为多少?(十进制数) 无符号:2^7+2^5+2^4+2^3=128+32+16+8=184 整数:10111000 定点小数:10111000 11000111(取反) 11000111(取反) + 1 + 1 11001000 11001000 -(2^3+2^6)=-72 -(1/2+1/16)=-9/16 2.已知接受到的信息为001100001111,其中有效数据位为8位,运用海明码检测,问信息传输是否有错?8位的数据值是多少? 编号 检测位 数据位 12 1100 0 M8 C1=M1⊕M2⊕M4⊕M5⊕M7=0 11 1011 0 M7 C2=M1⊕M3⊕M4⊕M6⊕M7=0 10 1010 1 M6 C4=M2⊕M3⊕M4⊕M8=0 9 1001 1 M5 C8=M5⊕M6⊕M7⊕M8=0 8 1000 0 C8 7 0111 0 M4 发:0111 6 0110 0 M3 收:0000 5 0101 0 M2 发 ⊕收=0111 4 0100 1 C4 即M4出错则数据实为00111001 3 0011 1 M1 2 0010 1 C2 1 0001 1 C1 3.已知原始报文为1111,生成多项式为G (x )=x 4+x 2 +x+1,求编码后的报文 (1):将生成多项式为G (x )=x 4+x 2 +x+1,转换成对应的二进制为10111 (2)生成多项式为5(R+1)位,将原始报文左移4(R)位为11110000 (3)进行模2除 _______00011__________ ______ 10111________________00010100_____________10111_______________010010________ 10111_____1101 11110000 10111 (4)编码CRC 码为11110011 4.采用IEEE754标准的32位短浮点数格式,即0-22位为尾数,23-30位为阶码位,第1位为数符,其中阶码偏置为127,试求出32位浮点代码CC9E23AF 的真值(结果可用任何进

【精品】计算机组成原理期末考试简答题重点

一、简答题 1、试述浮点数规格化的目的和方法。 答:浮点的规格化是为了使浮点数尾数的最高数值位为有效数位。当尾数用补码表示时,若符号位与小数点后的第一位不相等,则被定义为已规格化的数,否则便是非规格化数。通过规格化,可以保证运算数据的精度。 方法:进行向左规格化,尾数左移一位,阶码减1,直到规格化完毕。 2、简述循环冗余码(CRC)的纠错原理。 答:CRC码是一种纠错能力较强的校验码。在进行校验时,先将被检数据码的多项式用 生成多项式G(X)来除,若余数为0,说明数据正确;若余数不为0,则说明被检数据有错。 只要正确选择多项式G(X),余数与CRC码出错位位置的对应关系是一定的,由此可以 用余数作为判断出错位置的依据而纠正出错的数据位。 3、DRAM存储器为什么要刷新?有几种刷新方式? DRAM存储元是通过栅极电容存储电荷来暂存信息。由于存储的信息电荷终究是有泄漏的,电荷数又不能像 SRAM存储元那样由电源经负载管来补充,时间一长,信息就会丢失。为此必须设法由外界按一定规律给栅 极充电,按需要补给栅极电容的信息电荷,此过程叫“刷新”。 ①集中式---正常读/写操作与刷新操作分开进行,刷新集中完成。 ②分散式---将一个存储系统周期分成两个时间片,分时进行正常读/写操作和刷新操作。 ③异步式---前两种方式的结合,每隔一段时间刷新一次,保证在刷新周期内对整个存储器 刷新一遍。 4、CPU中有哪些主要寄存器?简述这些寄存器的功能。 (1)指令寄存器(IR):用来保存当前正在执行的一条指令。 (2)程序计数器(PC):用来确定下一条指令的地址。 (3)地址寄存器(AR):用来保存当前CPU所访问的内存单元的地址。 (4)缓冲寄存器(DR): <1>作为CPU和内存、外部设备之间信息传送的中转站。 <2>补偿CPU和内存、外围设备之间在操作速度上的差别。 <3>在单累加器结构的运算器中,缓冲寄存器还可兼作为操作数寄存器。 (5)通用寄存器(AC):当运算器的算术逻辑单元(ALU)执行全部算术和逻辑运算时,为ALU提供一个工作区。 (6)状态条件寄存器:保存由算术指令和逻辑指令运行或测试的结果建立的各种条件码内容。除此之外,还保存中断和系统工作状态等信息,以便使CPU和系统能及时了解机器运行状态和程序运行状态。 5、中断处理过程包括哪些操作步骤? 关闭中断标识,重要数据入栈, 处理中断服务功能, 数据出栈, 恢复中断标识, 开中断.

计算机组成原理期末考试A卷-含答案

广东外语外贸大学信息学院计算机系 2004—2005学年第2学期 《计算机组成原理》期末考试试卷A 考卷适用班级:计算机专业03级考试时间:120分钟 班级_______ 学号_____________姓名_________成绩_______ 一、填空题(每空1分,共20分) 1.8位二进制补码表示整数的最小值为__-128____,最大值为__127___。 2.计算机常用的校验码有奇偶校验码、海明校验码、____CRC码_____。 3.一个浮点数,当其补码尾数右移1位时,为使其值不变,阶码应该__加1____。4.ALU的基本逻辑结构是__快速进位__加法器,它比行波进位加法器优越,具有先行进位逻辑,不仅可以实现高速运算,还能完成逻辑运算。 5.采用双符号位的方法进行溢出检测时,若运算结果中两个符号位__不相同__,则表明发生了溢出。 6.要组成容量为4M×8位的存储器,需要__8__片4M×1位的存储器芯片并联,或者需要__4____片1M×8位的存储器芯片串联。 7.一台计算机所具有的各种机器指令的集合称为该计算机的__指令系统__。 8.指令编码中,操作码用来指定__操作的类型__,n位操作码最多可以表示___2n____条指令。 9.CPU中,保存当前正在执行的指令的寄存器为__指令寄存器IR_,保存下一条指令地址的寄存器为_程序计数器PC__,保存CPU访存地址的寄存器为__内存地址寄存器AR__。10.控制器在生成各种控制信号时,必须按照一定的__时序__进行,以便对各种操作实施时间上的控制。 11.微程序控制器的核心部件是存储微程序的__控制存储器____,它一般用_只读存储器_构成。 12.任何指令周期的第一步必定是__取指__周期。 13.异步方式下,总线操作周期时间不固定,通过_握手(就绪/应答)_信号相互联络。14.输入输出操作实现的CPU与I/O设备的数据传输实际上是CPU与__IO设备接口寄存器__之间的数据传输。 二、选择题(每小题1分,共20分) 1.冯·诺曼机工作方式的基本特点是___________。 A.多指令流单数据流B.按地址访问并顺序执行指令 C.堆栈操作D.存储器按内容选择地址 2.主机中能对指令进行译码的器件是_________。 A.ALU B.运算器 C.控制器D.存储器 3.运算器的主要功能是进行_______。 A.逻辑运算B.算术运算

计算机组成原理选择题

A.-127 ~127;B.-128 ~+128;C.-128 ~+127;D.-128 ~+128。 2.设机器数采用补码形式(含1位符号位),若寄存器内容为9BH,则对应的十进制数为______。A.-27;B.-97;C.-101;D.155。答案: 3.设寄存器内容为80H,若它对应的真值是–127,则该机器数是______。 A.原码;B.补码;C.反码;D.移码。答案: 4.若9BH表示移码(含1位符号位).其对应的十进制数是______。 A.27;B.-27;C.-101;D.101。答案: 5.当定点运算发生溢出时,应______ 。 A.向左规格化;B.向右规格化;C.发出出错信息;D.舍入处理。答案: 6.设寄存器内容为10000000,若它等于-0,则为______。 A.原码;B.补码;C.反码;D.移码。答案: 7.设寄存器内容为11111111,若它等于+127,则为______。 A.原码;B.补码;C.反码;D.移码。答案: 8.在浮点机中,判断原码规格化形式的原则是______。 A.尾数的符号位与第一数位不同;B.尾数的第一数位为1,数符任意; C.尾数的符号位与第一数位相同;D.阶符与数符不同。答案: 9.浮点数的表示范围和精度取决于______ 。 A.阶码的位数和尾数的机器数形式;B.阶码的机器数形式和尾数的位数; C.阶码的位数和尾数的位数;D.阶码的机器数形式和尾数的机器数形式。答案: 10. 在定点补码运算器中,若采用双符号位,当______时表示结果溢出。 A.双符号相同B.双符号不同C.两个正数相加D.两个负数相加答案:

计算机组成原理期末考试试卷

计算机组成原理期末考试试卷 一.选择题(下列每题有且仅有一个正确答案,每小题2分,共20分)1.通用寄存器属于____部分。 A.运算器B.控制器 C.存储器D.I/O接口 2.关于数据表示和编码,下列说法正确的是____。 A. 奇偶校验码是一种功能很强的检错纠错码 B. 在计算机中用无符号数来表示内存地址 C. 原码、补码和移码的符号编码规则相同 D. 用拼音从键盘上敲入汉字时,使用的拼音码是汉字的字模码 3.若x补=0.1101010,则x原=____。 A.1.0010101 B.1.0010110 C.0.0010110 D.0.1101010 4.在cache的下列映射方式中,无需考虑替换策略的是____。 A. 全相联映射 B. 组相联映射 C. 段相联映射 D. 直接映射 5.以下四种类型的二地址指令中,执行时间最短的是____。 A. RR型 B. RS型 C. SS型 D. SR型 6.下列关于立即寻址方式操作数所在位置的说法正确的是____。 A. 操作数在指令中 B. 操作数在寄存器中 C. 操作数地址在寄存器 D. 操作数地址(主存)在指令中 7.微程序控制器中,机器指令与微指令的关系是____。 A.每一条机器指令由一条微指令来执行 B.一段机器指令组成的程序可由一条微指令来执行 C.每一条机器指令由一段用微指令编成的微程序来解释执行 D.一条微指令由若干条机器指令组成 8.下面有关总线的叙述,正确的是____。 A. 单总线结构中,访存和访问外设主要是通过地址来区分的 B. 对电路故障最敏感的仲裁方式是独立请求方式

C. 系统总线连接CPU和内存,而PCI总线则连接各种低速I/O设备 D. 同步定时适用于各功能模块存取时间相差很大的情况 9.若磁盘的转速提高一倍,则____。 A.平均存取时间减半 B.平均找道时间减半 C.平均等待时间减半 D.存储密度可以提高一倍 10.为了便于实现多级中断,保存现场信息最有效的方法是采用____。 A. 通用寄存器 B. 堆栈 C. 存储器 D. 外存 二.填空题(下列每小题2分,共20分) 1.计算机系统是一个由硬件、软件组成的多级层次结构,它通常 由、一般机器级、、汇编语言级和高级语言级组成。 2.有一字长为64位的浮点数,符号位1位;阶码11位,用移码表示;尾数52位,用补码表示,则它所能表示的最小规格化负数 为。 3.某采用交叉方式编址的存储器容量为32字,存储模块数为4,存储周期为200ns,总线传送周期为50ns,某程序需要连续读出地址为1000~1011的4个字,则所需时间为。 4.在相对寻址方式中,操作数的有效地址等于的内容加上指令中的形式地址D。 5.不同的计算机有不同的指令系统,“RISC”表示的意思 是。 6.某CPU微程序控制器控存容量为512×20位,需要分别根据OP字段和ZF条件码进行分支转移,则P字段和后继地址字段应分别为和_ 位。 7.CPU从主存取出一条指令并执行该指令的时间叫做,它常常用若干个来表示,而后者又包含有若干个时钟周期。

计算机组成原理自测题库 B10

本科生期末试卷(十) 一、选择题(每小题2分,共30分) 1 某机字长64位,1位符号位,63位表示尾数,若用定点整数表示,则最大正整数位( A )。 A +(263-1) B +(264-1) C -(263-1) D -(264-1) 2 请从下面浮点运算器中的描述中选出两个描述正确的句子(A C )。 A 浮点运算器可用两个松散连接的定点运算部件一阶码和尾数部件来实现。 B 阶码部件可实现加,减,乘,除四种运算。 C 阶码部件只进行阶码相加,相减和比较操作。 D 尾数部件只进行乘法和除法运算。 3 存储单元是指( B )。 A 存放1个二进制信息位的存储元 B 存放1个机器字的所有存储元集合 C 存放1个字节的所有存储元集合 D 存放2个字节的所有存储元集合 4 某机字长32位,存储容量1MB,若按字编址,它的寻址范围是( D )。 A 0—1M B 0—512KB C 0—56K D 0—256KB 5 用于对某个寄存器中操作数的寻址方式为( C )。 A 直接 B 间接 C 寄存器直接 D 寄存器间接 6 程序控制类的指令功能是( D)。 A 进行算术运算和逻辑运算 B 进行主存与CPU之间的数据传送 C 进行CPU和I/O设备之间的数据传送 D 改变程序执行的顺序 7 指令周期是指( C)。 A CPU从主存取出一条指令的时间 B CPU执行一条指令的时间 C CPU从主存取出一条指令加上执行一条指令的时间 D 时钟周期时间 8 描述当代流行总线结构中基本概念不正确的句子是(AC )。 A 当代流行的总线不是标准总线 B 当代总线结构中,CPU和它私有的cache一起作为一个模块与总线相连 C 系统中允许有一个这样的CPU模块 9 CRT的颜色为256色,则刷新存储器每个单元的字长是( C )。 A 256位 B 16位 C 8位 D 7位

计算机组成原理练习题

填空题 1、存储器容量为256K,若首地址为00000H,则末地址为。 2、若某奇偶校验码编码为010000100,则采用的校验方案是。 3、DRAM存储器行、列地址要分两次打入,为了实现行、列地址的区分,需要给存储芯片提供地址选通信号和。 4、存储器容量的扩展有、和三种方式。 5、假设某计算机的存储系统由Cache和主存组成,某程序执行过程中访存1000次,其中访问Cache缺失(未命中)50次,则Cache的命中率是。 6、操作数有效地址出现在地址码位置的寻址方式称为寻址。 7、任何指令周期的第一步必定是周期。 8、当产生中断请求时,用程序方式有选择地封锁部分中断,而允许其余部分中断仍能得到响应,称为。 9、通常根据流水线使用级别的不同,可把流水线分成部件级、处理机级和系统级流水线,指令处理流水线属于级。 10、从计算机系统结构的发展和演变看,近代计算机采用以作为全机中心的系统结构。 11、十进制数-54表示成补码形式为(用1个符号位,7个数值位表示)。 12、磁表面存储器是以作为记录信息的载体,通过对信息进行记录和读取。 13、存储器间接寻址方式指令执行过程中,除取指外CPU还需要访问内存次才能获得操作数。 14、组成32M×8位的存储器,需要1M×4位的存储芯片片。 15、微指令格式分为型微指令和型微指令,其中,前者的并行操作能力比后者强。 16、在CPU中,存放后继指令地址的寄存器是。 17、若X的原码为01000011,其补码为,其移码为。 18、总线的仲裁方式有和两种。 19、引起中断的设备或事件称为。 20、虚拟存储器指的是__________层次,它给用户提供了一个比实际__________空间大得多的__________空间. 21、运算器的两个主要功能是:__________,__________。 22、计算机硬件由_______、_______、存储器、输入设备和输出设备五大部件组成。 23、奇偶校验法只能发现_______数个错,不能检查无错或_______数个错。 24、八进制数37.4Q转换成二进制数为__________。 25、数x的真值-0.1011B,其原码表示为____________。 26、条件转移、无条件转移、转子程序、返主程序、中断返回指令都属于__________类指令,这类指令在指令格式中所表示的地址不是__________的地址,而是__________的地址。27、直接内存访问(DMA)方式中,DMA控制器从CPU完全接管对__________的控制,数据交换不经过CPU,而直接在内存和__________之间进行。 28、RISC的中文含义是__________,CISC的中文含义是__________。 对于n+1位(包含一位符号位)的补码纯小数来说,它能表示的最小数据是。 29、、控制器产生控制信号的方法有与,其中需要有控制存储器支持的是。

相关文档
相关文档 最新文档