文档视界 最新最全的文档下载
当前位置:文档视界 › 数电电子技术基础习题答案册

数电电子技术基础习题答案册

数电电子技术基础习题答案册
数电电子技术基础习题答案册

习题答案

第一章数制和码制

1. 数字信号和模拟信号各有什么特点?

答:模拟信号一一量值的大小随时间变化是连续的。

数字信号一一量值的大小随时间变化是离散的、突变的(存在一个最小数量单位△)。

2. 在数字系统中为什么要采用二进制?它有何优点?

答:简单、状态数少,可以用二极管、三极管的开关状态来对应二进制的两个数。

3. 二进制:0、1;四进制:0、1、2、3;八进制:0、1、2、3、4、5、6、7;十六进制:0、1、2、

3、4、5、6、7、8、9、A、B、C、D、E、F。

4. (30.25)10=( 11110.01)2=( 1E.4)16。(3AB6) 16=( 0011101010110110)2=(35266)8。

(136.27)10=( 10001000.0100) 2=( 88.4) 16。

5. B E

6. ABCD

7. (432.B7) 16=( 010*********. 10110111) 2=(2062. 556) 8。

8. 二进制数的1和0代表一个事物的两种不同逻辑状态。

9. 在二进制数的前面增加一位符号位。符号位为0表示正数;符号位为1表示负数。这种

表示法称为原码。

10. 正数的反码与原码相同,负数的反码即为它的正数原码连同符号位按位取反。

11. 正数的补码与原码相同,负数的补码即为它的反码在最低位加1形成。

12. 在二进制数的前面增加一位符号位。符号位为0表示正数;符号位为1表示负数。正数的反码、

补码与原码相同,负数的反码即为它的正数原码连同符号位按位取反。负数的

补码即为它的反码在最低位加1形成。补码再补是原码。

13. A:(+1011)2的反码、补码与原码均相同:01011; B: (-1101)2的原码为11101,反码为10010, 补码

为10011.

14. A: (111011)2的符号位为1,该数为负数,反码为100100,补码为100101. B: (001010)2

的符号位为0,该数为正,故反码、补码与原码均相同:001010.

15. 两个用补码表示的二进制数相加时,和的符号位是将两个加数的符号位和来自最高有效

数字位的进位相加,舍弃产生的进位得到的结果就是和的符号。+3的补码000011, +15的补码001111,和为010010; +9 的补码01001, -12 的补码10100,和11101.

16. (100001000) BCD= (108) D= (6C) H= (01101100) Bo

17. A

18. A

19. 常见的十进制代码有8421码,2421码,5211码,余3码,余3循环码;前3种码从左到右每

一位的1分别用码的权值表示;余3码的权值为8、4、2、1;余3循环码相邻的两个代码之间仅有一位的状态不同。

20. 计算机键盘上的按键是ASCII 码。1000100 1011000 1011000 1011001. (参见教材P15表

1.5.3)

习题答案

第二章逻辑代数基础

1. 二值逻辑是指只有两种对立逻辑状态的逻辑关系。如门的开、关等。二值逻辑中的正逻

辑指有1表示高电平,开关闭合等有信号的状态,0表示低电平,开关断开等无信号状态;负逻辑则正好与正逻辑相反。

2. 见教材P22-23。

3. 正逻辑与、或、非运算的真值表:

5. D

6. 奇数

7. 1

8. A

9.

A

10. 逻辑函数F A( B C)* 1的对偶函数F D ( A +BC),反函数F (A&BC )。

11. 逻辑函数的表示方法有:真值表、逻辑函数式、逻辑电路图、时序图和卡诺图等五种 形式。 12. 用标准积之和表示,贝U F (A, B, C, D )=(ABC +ACD +ABD +BCD+ ABCD )

=zm (7, 11, 13, 14, 15)。

用标准和之积表示,贝U F (A, B, C, D )= HM (0,1,2, 3, 4, 5, 6, 8, 9, 10, 12)。 13. n 个变量分别有2 n 个最小项和最大项。 14. A C D 三项

15. EEM (3, 5, 7, 11, 13, 14, 15) Eb(0, 1,2, 4, 8, 10, 12)

16. F 负(A, B, C )= Em( 0, 3, 5, 6) 17. 最简与或表达式为: A B ;最简或与表达式:A B

18.

Y A BC AC B C 的最小项之和表达式为:

Y ABC

ABC ABC ABC m 3 m 5 m 7 m 1

m(1,3,5,7)

小方格相连〔有公共边)则相邻 对折重合的小方格相邻 循环相邻

AB C 的最大项之积表达式为:

(A B C)(A B C)(A B C)

M (0,2,6)

AB BC AC 的与非-与非表达式为: Y ((AB)(BC)(AC))

Y AB C BC 的或非-或非表达式为: Y ABC BC ABC ABC ABC

Y B C BC AB 或 Y BC BC AC

Y (Y) (B C)(B C)(A B) (((B C)(B C )(A B)))

C)

(B C) (A

((B B)) 19. AB AB Y ABD AB CD AC DE

20. Y ABCD AD(BC

AD(C C) AD ABD AC D Y AC

ABC ACD CD

C)

A(C A(C AC BC) C(AD D) B) AB A CD

Y AC BC

AB

Y AB C

AC AC AC B(A (AC) B B

C) 卡诺图的几何相邻性包括的三种情况: C(A AC

D) CD

AB C (AB C) 1

相接相邻、相对相

邻、 相重相邻。

21. AC

BC Y AB AC BC CD AB AC AB C Y AB AC

Y AB C

AB AD C

BD

AB

m(0,13,14,15) d (1,2,3,9,10,11)

AC

m(0,1,2,5,6,8,9,10,13,14) CD CD m(0,2,4,6,9,13) d (1,3,5,7,11,15) A

L(A,B,C,D) AB AD L(A,B,C,D) F(A,B,C,D)

BD D

习题答案

第三章门电路

一、填空

1. 用以实现基本逻辑运算和复合逻辑运算的单元电路称为门电路。

2. 常用的门电路在逻辑功能上有与门、或门、非门、与非门、或非门、异或门等几种。

3. 正逻辑是指以高电平表示逻辑1,低电平表示逻辑0 。

4. 负逻辑是指以低平表示逻辑1,高电平表示逻辑0 。

5. 反相器的输入特性是指从反相器输入端看进去的输入电压与输入电流的关系。

6. 反相器的输出特性是指从反相器输出端看进去的输出电压与输出电流的关系。

7. 两个OD与非门线与后,实际的逻辑关系是与或非。

8. 噪声容限示意图如下图所示。反相器输入为高电平时的噪声容限公式是

V NH=V oH(min) -V lH(min) ,低电平时的噪声容限公式是V NL=V lL(max) -V oL(max) 。

9. TTL门电路的输入端负载特性用公式表达为V I■RT"RP(V CC海1)°

10. 三态门的输出是高电平、低电平和高阻态。

二、输入信号的高、低电平分别是5V和0V , R I为3.3 kQ, R2为10 kQ, R C为1 kQ, V CC 为5V , V EE 为-8V,三极管的6为20,饱和压降与饱和导通时的内阻忽略。计算输入高、低电平时对应的输出电平。

V B V I V|V EE R

I(V|J 3.3)V

R位13.3

R2 3.3 10

R B --------- k 2.5k

R I R213.3

当V|=V lL=0V 时,

发射结反偏,三极管截止, 当V I =V IH =5V 时,

0 8

v B(0 —— 3.3)V=-2V 13.3

i c=0,v o=V cc=5V。

0 8

V B(0普3.3)V=-2V 13.3

I B

V B V BE

R B

1.8 0.7 A

---------------- 3 A=0.44mA

2.5 103

深度饱和时三极管的基极电流为

I BS

R C

5

3

20 1 10

A=0.25mA

满足I B>I BS,故三极管处于深度饱和状态,VO * 0V。

三、分析图示电路的逻辑功能。

答案:详见教材P116

四、输入电压波形如图所示,试画出电路的输出电压波形。

答案:

五、已知图中各门电路都是74系列门电路,指出各门电路的输出是什么状态。

答案:Y i为高电平;Y2为低电平;Y3为低电平;Y4为低电平。

六、74系列TTL与非门组成如图电路。试求前级门G M能驱动多少个负载门?门G M输出高电平

V OH > 3.2V,低电平V OL < 0.4V,输出低电平时输出电流最大值I oLmax=16 mA,输出高电平时输出电流最大值I oHmax= -0.4mA , 与非门的电流I IL<-1.6mA , I IH< 0.04 mA。

==E>—pD>

G M I _

:rD-

to-

答案:

在满足V OL< 0.4V的条件下,求得可驱动的负载门数目为

N1邑些坦=10

1 IL(max)〔.6

在满足V QH> 3.2V的条件下,求得可驱动的负载门数目为

N 1 Q H(max) | °.4 =5

2PI IH(max) 2 0.04 _

因此G M最多能驱动5个同样的与非门。

七、上题中,若门均为74系列TTL或非门,而其它条件不变,门的参数与上题相同,那么

前级门G M能驱动多少个负载门?

答案:

在满足V QL V 0.4V的条件下,求得可驱动的负载门数目为

QL(max)_J^=5

1

2I|L(max) 2 1.6

在满足V QH> 3.2V的条件下,求得可驱动的负载门数目为

N I 1 QH(max) | 0.4 =5

2PI IH(max) 2 0.04

因此G M最多能驱动5个同样的或非门。

八、计算图中上拉电阻R L的阻值范围。前级输出门均为74LS系列QC门,电源V CC=5V,输出高电平V QH > 3.2V,输出低电平V QL < 0.4V。输出管截止时漏电流I QH < 0.1mA,低电平输出时允许的最大负载电流I QL(max) =8 mA,后级负载门为74系列TTL与非门,输入电流

I IL V -0.4 mA , I IH< 0.02 mA。

答案:

R L 的最小允许值为

R L(min)

V CC V OL

,

5 0.4

k =0.68k

(

I OL(max) m I IL 8 3 0.4

故R L 的取值范围应为

0.68k R 4.09k 。

九、计算图中上拉电阻 R L 的阻值范围。前级输出门均为 74LS 系列OC 门,电源V CC =5V , 输出高电平 V OH > 3.2V,输出低电平 V OL < 0.4V 。输出管截止时漏电流 I OH < 0.1mA ,低电 平输出时允许的最大负载电流 I oL(max)=8 mA ,后级的74系列TTL 或非门,输入电流I IL < mA ;后级的74系列TTL 非门,输入电流I IL < -0.4 mA, I IH < 0.02 mA 。

-cc

I d J 04

■ 0°

R L 的最大允许值为

R L(max)

V CC V OH

nI OH mI IH

5 3.2 0.1 7 0.02

k =4.09k

-0.4 mA , I IH < 0.02

答案: 十、三个三态门的输出接到数据总线上,如图所示。

(1)简述数据传输原理。 答案:

(1)

数据传输原理:工作过程中控制各个反相器的 EN 端轮流等于1,而且任何时候仅有 个等于1 ,便可轮流把传输到各个反相器输出端的信号送到总线上,而互不干扰。

(2) 若门G 〔发送数据,各三态门的使能端子应置于

EN 1=1 , EN 2=EN 3=0。

R L 的最大允许值为

R L(max)

V CC V OH

5 3.2

nl oH mI |H

---------------- k =6k 0.1 5 0.02

R L 的最小允许值为

R L(min)

& V OL

k =0.77k

I OL(max) |mI |L 8 5 0.4

故R L 的取值范围应为 0.77k

R L 6k

一、填空

习题答案

第四章组合逻辑电路

1. 数字电路分成两大类,一类是组合逻辑电路、另一类是时序逻辑电路。

2. 组合逻辑电路在逻辑功能上的共同特点是任意时刻的输出仅仅取决于该时刻的输入,与

电路原来的状态无关。

3. 组合逻辑电路的分析是指由给定的逻辑电路,通过分析找出电路的逻辑功能来。

4. 组合逻辑电路通常采用的设计方法分为进行逻辑抽象、写出逻辑函数式、选定器件类型

将逻辑函数化简或变换成适当的形式和由化简或变换后的逻辑函数式,画出逻辑电路图五个

步骤。

5. 逻辑状态赋值是指以二值逻辑的0、1两种状态分别代表输入变量和输出变量的两种不同状态

6. 编码器的逻辑功能是将输入的每一个高、低电平信号编成一个对应的二进制代码。

7. 译码器的逻辑功能是将每个输入的二进制代码译成对应的输出高、低电平信号或另外一个代码

8. 用具有n位地址输入的数据选择器,可以产生任何形式输入变量数不大于n+1的组合逻辑函数。

9. 竞争是指门电路两输入信号同时向相反的逻辑电平跳变的现象。

10. 竞争-冒险是指由于竞争而在电路输出端可能产生尖峰脉冲的现象。

二、分析图示电路的逻辑功能。在保证逻辑功能不变的情况下,此电路可否用非门和与非门构成,试画出电路图。

答案:

根据逻辑电路图写出逻辑表达式:Y ABC ABC ABC

列出真值表:

由真值表可见这是一个奇偶判别电路。

即当输入A、B、C中有偶数个1时,输出

Y等于1。而当输入A、B、C中有奇数个1

或全为0时,输出Y等于0。

若用非门和与非门构成电路,则逻辑表达

式应变换成与非式。

Y ((ABC A BC ABC))

=((ABC ) (ABC) (AB C))

三、试分析图示(a)和(b)两电路是否具有相同的逻辑功能。如果相同,它们实现的是何逻辑功能。

答案:

根据逻辑电路图写出逻辑表达式: (a) Y ((A(AB) B(AB) ) ) A(A B) (b) Y (A B)(A B) AB AB

可见,两电路具有相同的逻辑表达式,因此逻辑功能相同。电路实现的是异或逻辑功能。 四、试分析图示电路的逻辑功能。

答案:

根据逻辑电路图写出逻辑表达式:

Y ((A C)B) (AC B ) ABC ABC

列出真值表:

由真值表可见这是一个同或门电路。即当输入 A 、

B 、

C 相同时,输出 Y 等于1。而当输入A 、B 、 C 不同时,输出丫等于0。

五、用两片74HC148接成

16线-4线优先编码器。

B(A B) AB AB

六、用两片74HC138接成4线-16线译码器。

A

D,

£(J乙]乙2 4$云4乙3 57w 77

答案:

根据逻辑电路图写出逻辑表达式:

Y i A(AB) A(A B ) AB

丫2 (Y i Y3) (AB A B) A B AB

丫3 B(AB) B(A B) AB

此电路的逻辑功能为1位数值比较器。当Y i=1时,表示二进制数A>B ;当Y2=1时,表示二进制数A=B ;当Y3=1时,表示二进制数A< B 。

九、用3线-8线译码器74HC138和门电路产生如下函数。 用8选1数据选择器

Z ABC AC ABC 答案: 若采用卡诺图法,令 A 1=B

A o =C D o A; D 1 A; D 2 0; D 3 1 八、用四选一数据选择器实现三变量函数。

00 01 11 10

丫2 ABC ABC BC ABC ABC ABC ABC

m 4 m 7 m 3

丫3

BC ABC

ABC

ABC

ABC m 4 m 。m 5

令 A 2=A A 1=B A o =C 贝 U

丫0~丫7

m 。 ?m 7

m 7 m 5 m (m m 5 m 7)

丫2 m mu m 7 m 3 (m m 3 mu m 7)

答案: 丫

1

m

5

m

1

3

m

4

m

o

m 5

74HC151实现函数丫2。

丫 丫

2

3

AC B C ABC ABC BC ABC

BC

AC BC ABC ABC ABC m 7 (m o mu m 5)

A, 74HC151

十、用4线-16线译码器74LS154和门电路产生如下函数。

Y ACD A BCD BC BCD

答案:

Y AC D A B CD BC BCD m 3 m & m 7 m g m^ m 〔4 m5 袍典呜n 川3 ^4 mJ

令 A 3=A A 2=B A 1=C A O =D 贝U Y 0 ~Y |5

m 0 ~ m 15

r^O —&

当用8选1数据选择器 则 D I =D 3=D 4=D 7=1

74HC151 实现函数 丫2 时,令 A 2=A A I =B A 0=C D 0=D 2=D 5=D 6=0

H ^一、某工厂有三个车间和一个自备电站,站内有两台发电机 X 和Y 。Y 的发电能力是X 的两倍。如

果一个车间开工,只起动 X 即可;如果两个车间同时开工,只起动 Y 即可;如果三个车间同时开工,

则X 和Y 都要起动。试设计一个控制发电机 X 、Y 起动和停止的逻辑电路。

(1) 用全加器实现。 (2) 用译码器实现。

(3) 用门电路实现,门电路种类不限。 答案:

用E 、F 、G 三个变量作为输入变量分别对应三个车间,并设车间开工为 1,不开工为0; X 、Y 两个变量作为输出变量分别对应两台发电机,并设电机启动为 1,停止为0。

贝U S=X CO=Y

F —— A 2 S

——

T

G — B

E —— CI CO

——Y

根据题意可列真值表:

由真值表写出逻辑表达式:

X EFG EFG Y EFG EFG

EFG EFG EFG EFG

(1)用全加器实现 CI = E A=F B=G

(2)用译码器实现。

X E F G E FG EF G EFG m〔m2 m4 m7 (m〔m2 m4 m y)

Y E FG EF G EFG EFG m3m5 m6m7 (m3m5 m6m7) 令A2=E A I=F A O=G贝U Y o ~ Y7 m°~ m y

(3)用门电路实现,门电路种类不限。

X EFG E FG EF G EFG G(EF EF) G(EF EF ) G(E F) G(E

F) EFG Y EFG EFG EFG EFG G(E F EF ) EF(G G)

G(E F) EF

习题答案

第五章触发器

1. 触发器是能够记忆一位二值信号的基本逻辑单元。

2. 触发器有两个稳定的状态,可用来存储数码_0和± (只要电源不断电)。触发器按其

逻辑功能可分为RS触发器、D触发器、JK触发器、工触发器等四种类型。按触发方式可以分为:电平触发、脉冲触发、边沿触发。

3. 触发器有两个稳定状态,通常用Q端的输出状态来表示触发器的状态。

4. 或非门构成的SR锁存器的输入为S=1、R=0,当输入S变为。时,触发器的输出将会

(C )。

(A)置位(B)复位(C)不变

5. 与非门构成的SR锁存器的输入为S 0、R 0 ,当两输入的。状态同时消失时,触发器的输出状

态为(D)

(A) Q 0、Q 1 (B) Q 1、Q 0 (C) Q 1、Q 1 (D)状态不确定

6. 触发器引入时钟脉冲的目的是( B )

(A) 改变输出状态

(B) 改变输出状态的时刻受时钟脉冲的控制

(C) 保持输出状态的稳定性

7. 与非门构成的SR锁存器的约束条件是( B)

(A) S R 0 (B) S R 1 (C) S R 0 (D) S R 1

8. “空翻”是指(A)

(A) 在时钟信号作用时,触发器的输出状态随输入信号的变化发生多次翻转

(B) 触发器的输出状态取决于输入信号

(C) 触发器的输出状态取决于时钟信号和输入信号

(D) 总是使输出改变状态

9. J K触发器处于翻转时,输入信号的条件是( D)

(A) J=0 , K=0 (B)J=0 , K=1 (C) J=1 , K=0 (D)J=1 , K=1

10. J=K=1时,JK触发器的时钟输入频率为120Hz, Q输出为(C )

(A)保持为高电平(B)保持为低电平

(C)频率为60Hz的方波(D)频率为240Hz的方波

11. JK触发器在CP的作用下,要使Q Q ,则输入信号为(A)

(A ) J=K=0 (B) J=1 , K=0 (C) J=K=Q (D) J=0 , K=1

12. 下列触发器中,没有约束条件的是( B)

(A ) SR锁存器(B)主从JK触发器(C)钟控RS触发器

13. 某JK触发器工作时,输出状态始终保持为1,则可能的原因有(ACD )

(A)无时钟脉冲输入(B) J=K=1 (C) J=K=0 (D) J=1 , K=0

14. 归纳基本RS触发器、同步触发器、主从触发器和边沿触发器触发翻转的特点。答:

(1) 基本的RS 触发器的动作特点是在输入信号 S

和R 的全部作用时间内,都能直接改变 输出端Q 状态。

(2) 同步RS 触发器的动作特点是在 CP=1的全部时间内,S 和R 的变化都将引起触发器状 态的相应改变。

(3) 主从触发器的动作特点是触发器的翻转分两步动作:第一步,在 CP=1的期间主触发 器接收输入端的信号被置成相应的状态,从触发器不动。第二步,在 CP 的下降沿到来时从 触发器按照主触发器的状态翻转。因为主触发器本身是一个同步 RS 触发器,所以在 CP=1

的全部时间内输入信号都将对主触发器起控制作用。 (4) 边沿触发器翻转特点是触发器的状态仅取决于

CP 信号的上升沿或下降沿到达时输入 端的

逻辑状态,而在这之前或以后,输入信号的变化对触发器的状态没有影响。

15. 画出由与非门组成的 SR 锁存器输出端 Q 、Q 的电压波形,输入端S 、R 的电压波形如图 中所示。

17.

由或非门组成的

触发器和输入端信号如图所示,设触发器的初始状态为 1,画出输出端

Q 的波形。

答案:

16.画出图中由或非门组成的 压波形如图中所示。 SR 锁存器输出端 Q 、Q 的电压波形,其中输出入端 S, R 的电

18. 在下图电路中,若CP、S、R的电压波形如图中所示,试画出Q的波形,假定触发器的

初始状态为Q=0。

答案:

19. 若主从结构RS触发器

各输入端的电压波形如图中所示,试画出Q、Q端对应的电压波形。设触发器的初始状态为Q=0。

21.

图示电路中,已知 CP 和输入信号T 的电压波形,试画出触发器输出端 Q 、Q 的电压波

形,设触发器的起始状态为 Q=0。

答案:

:[! ?

!

! M I 1 |! ! !~ -

—U

M i

i i i i i LL

_ — H —i ——i —H —— 一

22. 已知上升沿触发的 D 触发器输入端的波形如图所示,画出输出端 Q 的波形。若为下降 沿触发,画出输出端 Q 的波形。设初始状态为 Q=0。

20, 已知主从结构JK 触发器输入端J 、K 和CP 的

电压波形如图所示,试画出 的波形。设触发器的初始状态为 Q = 0。 Q 、Q 端对应

答案:

u n ci IK n

¥ ?i|ipi i ¥?ie | t 1

1 1 1 1 K 1 1 1 1

1

n

1 u

■ 1 1 1 1

1

1 1 1—

1 1 1 1 till 1

1 1 H t V V i r

1 1 1 1

1

I

:i i : i Uni

?

i

1

1 ,

V

I 1

------------------------------ 1 ------------------------------

1 I 1 1

CP

(切

数字电子技术基础试题及答案(一)

数字电子技术基础期末考试试卷 1.时序逻辑电路一般由和两分组成。 2.十进制数(56)10转换为二进制数为和十六进制数为。 3.串行进位加法器的缺点是,想速度高时应采用加法器。 4.多谐振荡器是一种波形电路,它没有稳态,只有两个。 5.用6个D 触发器设计一个计数器,则该计数器的最大模值M=。 123(1(24.T ,图1 5 时,6.D 触发器 的Q 和Q1的表达式,并画出其波形。 图 D=Q n+1=Q 1= 7.已知电路如图4所示,试写出: ①驱动方程; ②状态方程; ③输出方程; ④状态表;

⑤电路功能。图4 1.设计一个三变量偶检验逻辑电路。当三变量A 、B 、C 输入组合中的“1”的个数为偶数时F=1,否则F=0。选用8选1数选器或门电路实现该逻辑电路。 要求: (1)列出该电路F(A,B,C)的真值表和表达式; (2ABCF 2求: (1(21.3.4.产生5.32 10分,共 70分) 1.解: 2.证明:左边 3.解: (1)化简该 函数为最简与或式: 解: F 3()43A B C D E A B C D E AB AC A D E =++++--------------=?+++--------------=++-------------分 分 分 ()()33()(1)22BC D B C AD B BC D BAD CAD BC BC BC D BA CA =++++--------------=++++--------------=++++-----------------------分 分分分

填对卡诺图圈对卡诺图-----------2分 由卡诺图可得: F A B A C D A C D B C B D =++++------------------------------2分 (2)画出用两级与非门实现的最简与或式电路图: 则可得电路图如下:------------------------------------------------2分 4.T 1=0.7T=0.7f= T 1=q= 1T T 5.6. 方程: n n n Q Q K Q 0 0000=+ 1111110(n n n n Q J Q K Q Q X +=+=⊕(2分) ③输出方程:n n Q Q Y 01=-----------------------------------------(1分) ④状态表:--------------------------------------------------------------------(3分) ⑤从状态表可得:为受X 控制的可逆4进制值计数器。-----------------------------(2分) 1.解:(1)依题意得真值表如下:--------------------------3分 0102J J Q ⊕(分)

(完整版)数字电子技术基础模拟试题A及答案

74LS191功能表 LD CT D U / CP D 0 D 1 D 2 D 3 Q 0 Q 1 Q 2 Q 3 0 × × × d 0d 1 d 2 d 3 1 0 0 ↑ ×××× 1 0 1 ↑ ×d 0 d 1 d 2 d 3 加法计数 减法计数 命 题 人 : 审 题 人 : 命 题 时 间 : 系名 专业 年级、班 学号 姓名 数字电子技术 课程试题( 卷) 题号 一 二 三 四 五 六 七 八 九 十 总分 得分 (请将答案写在答题纸上,答在试卷上不给分) 一. 选择题(16分) 1.已知A B A B B A Y +++=,下列结果正确的是( ) a . Y =A b .Y=B c .A B Y += d .Y=1 2.已知A=(10.44)10(下标表示进制),下列结果正确的是( ) a . A=(1010.1)2 b .A=(0A .8)16 c . A=(12.4)8 d .A=(20.21)5 3.下列说法不正确的是( ) a .当高电平表示逻辑0、低电平表示逻辑1时称为正逻辑 b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平) c .OC 门输出端直接连接可以实现正逻辑的线与运算 d .集电极开路的门称为OC 门 4.以下错误的是( ) a .数字比较器可以比较数字大小 b . 半加器可实现两个一位二进制数相加 c .编码器可分为普通全加器和优先编码器 d .上面描述至少有一个不正确 5.下列描述不正确的是( ) a .触发器具有两种状态,当Q=1时触发器处于1态 b .时序电路必然存在状态循环 c .异步时序电路的响应速度要比同步时序电路的响应速度慢 d .主从JK 触发器具有一次变化现象 6.电路如下图(图中为上升沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“100”,请问在时钟作用下,触发器下一状态(Q 3 Q 2 Q 1)为( ) a .“101” b .“100” c .“011” d .“000” 7.电路如下图,已知电路的当前状态Q 3 Q 2 Q 1 Q 0为“1100”,74LS191具有异步置数的逻辑功能,请问在时钟作用下,电路的下一状态(Q 3 Q 2 Q 1 Q 0)为( ) a .“1100” b .“1011” c .“1101” d .“0000” 8.下列描述不正确的是( ) a .EEPROM 具有数据长期保存的功能且比EPROM 在数据改写上更方便 b .DAC 的含义是数-模转换、ADC 的含义是模数转换 c .积分型单稳触发器电路只有一个状态 d .上面描述至少有一个不正确 二.判断题(9分) 1.TTL 输出端为低电平时带拉电流的能力为5mA ( ) 2.TTL 、CMOS 门中未使用的输入端均可悬空( ) 3.当决定事件发生的所有条件中任一个(或几个)条件成立时,这件事件就会发生,这种因果关系称为与运算。() 4.将代码状态的特点含义“翻译”出来的过程称为译码。实现译码操作的电路称为译码器。() 5.设计一个3进制计数器可用2个触发器实现( ) 6.移位寄存器除了可以用来存入数码外,还可以利用它的移存规律在一定的范围内构成任意模值n 的计数器。所以又称为移存型计数器( ) 7. 判断时序逻辑电路能否自启动可通过判断该电路是否存在有效循环来实现( ) 8. 施密特触发器电路具有两个稳态,而多谐振荡器电路没有稳态( ) 9. DRAM 需要定期刷新,因此,在微型计算机中不如SRAM 应用广泛( ) 三.计算题(8分) 1、在如图所示电路中,U cc =5V ,U BB =9V ,R 1=5.1kΩ, R 2=15kΩ,R c =1kΩ,β=40,请计算U I 分别为5V ,0.3V 时输出U O 的大小?。 密 线 封 A B

数字电子技术基础答案

Q 1 CP Q 1 Q 0 &&D 1D 0第一组: 计算题 一、(本题20分) 试写出图示逻辑电路的逻辑表达式,并化为最简与或式。 解:C B A B A F ++=C B A B A F ++= 二、(本题25分) 时序逻辑电路如图所示,已知初始状态Q 1Q 0=00。 (1)试写出各触发器的驱动方程; (2)列出状态转换顺序表; (3)说明电路的功能; 解:(1)100Q Q D =,101Q Q D =; (2)00→10→01 (3)三进制移位计数器 三、(本题30分)

由集成定时器555组成的电路如图所示,已知:R 1=R 2=10 k Ω,C =5μF 。 (1)说明电路的功能; (2)计算电路的周期和频率。 解:(1)多谐振荡器电路 (2)T 1=7s , T 2=3.5s 四、(本题25分) 用二进制计算器74LS161和8选1数据选择器连接的电路如图所示, (1)试列出74LS161的状态表; (2)指出是几进制计数器; (3)写出输出Z 的序列。 "1" 解: (1)状态表如图所示 (2)十进制计数器 (3)输出Z 的序列是0010001100 C R R CC u o

第二组: 计算题 一、(本题20分) 逻辑电路如图所示,试答: 1、写出逻辑式并转换为最简与或表达式,2、画出用“与”门及“或”门实现的逻辑图。 B 二、(本题25分) 试用与非门设计一个三人表决组合逻辑电路(输入为A、B、C,输出为F),要求在A有一票决定权的前提下遵照少数服从多数原则,即满足:1、A=1时,F一定等于1,2、A、B、C中有两2个以上等于1,则输出F=1。 试:(1)写出表决电路的真值表; (2)写出表决电路的逻辑表达式并化简; (3)画出用与非门设计的逻辑电路图。 解: (1)真值表

数字电子技术基础习题及答案..

; 数字电子技术基础试题 一、填空题 : (每空1分,共10分) 1. 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。【 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。 图 1

2.下列几种TTL电路中,输出端可实现线与功能的电路是()。 A、或非门 B、与非门 ( C、异或门 D、OC门 3.对CMOS与非门电路,其多余输入端正确的处理方法是()。 A、通过大电阻接地(>Ω) B、悬空 C、通过小电阻接地(<1KΩ) D、通过电阻接V CC 4.图2所示电路为由555定时器构成的()。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 " 5.请判断以下哪个电路不是时序逻辑电路()。图2 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是()。图2 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。

图3 . A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用()。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 D、10位D/A转换器 9、已知逻辑函数与其相等的函数为()。 A、B、C、D、 10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。 \ A、4 B、6 C、8 D、16 三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式 Y= A + 2、用卡诺图法化简为最简或与式

数字电子技术基础试题及答案 (1)

. 数字电子技术基础期末考试试卷 一、填空题 1. 时序逻辑电路一般由 和 两分组成。 2. 十进制数(56)10转换为二进制数为 和十六进制数为 。 3. 串行进位加法器的缺点是 ,想速度高时应采用 加法器。 4. 多谐振荡器是一种波形 电路,它没有稳态,只有两个 。 5. 用6个D 触发器设计一个计数器,则该计数器的最大模值M= 。 二、化简、证明、分析综合题: 1.写出函数F (A,B,C,D) =A B C D E ++++的反函数。 2.证明逻辑函数式相等:()()BC D D B C AD B B D ++++=+ 3.已知逻辑函数F= ∑(3,5,8,9,10,12)+∑d(0,1,2) (1)化简该函数为最简与或式: (2)画出用两级与非门实现的最简与或式电路图: 4.555定时器构成的多谐振动器图1所示,已知R 1=1K Ω,R 2=8.2K Ω,C=0.1μF 。试求脉冲宽度 T ,振荡频率f 和占空比q 。 ………………………密……………………封…………………………装…………………订………………………线……………………… 系别 专业(班级) 姓名 学号

图1 5.某地址译码电路如图2所示,当输入地址变量A7-A0的状态分别为什么状态 时,1Y 、6Y 分别才为低电平(被译中)。 图2 6.触发器电路就输入信号的波形如图3所示,试分别写出D 触发器的Q 和Q1的表达式,并画出其波形。 图3 ………………封…………………………装…………………订………………………线………………………

D= Q n+1= Q1= 7. 已知电路如图4所示,试写出: ①驱动方程; ②状态方程; ③输出方程; ④状态表; ⑤电路功能。图4 三、设计题:(每10分,共20分) 1.设计一个三变量偶检验逻辑电路。当三变量A、B、C输入组合中的“1”的个数为偶数时F=1,否则F=0。选用8选1数选器或门电路实现该逻辑电路。要求: (1)列出该电路F(A,B,C)的真值表和表达式; (2)画出逻辑电路图。 2.试用74161、3-8译码器和少量门电路,实现图5所示波形VO1、VO2,其中CP为输入波形。要求: (1)列出计数器状态与V01、V02的真值表;

数字电子技术基础习题及答案

数字电子技术基础考题 一、填空题:(每空3分,共15分) 1.逻辑函数有四种表示方法,它们分别是(真值表)、(逻辑图)、(逻辑表达式)和(卡诺图)。 2.将2004个“1”异或起来得到的结果是(0 )。 3.由555定时器构成的三种电路中,()和()是脉冲的整形电路。4.TTL器件输入脚悬空相当于输入(高)电平。 5.基本逻辑运算有: (and )、(not )和(or )运算。 6.采用四位比较器对两个四位数比较时,先比较(最高)位。 7.触发器按动作特点可分为基本型、(同步型)、(主从型)和边沿型;8.如果要把一宽脉冲变换为窄脉冲应采用(积分型单稳态)触发器 9.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是(TTL )电路和(CMOS )电路。 10.施密特触发器有(2)个稳定状态.,多谐振荡器有(0 )个稳定状态。 11.数字系统按组成方式可分为功能扩展电路、功能综合电路两种;12.两二进制数相加时,不考虑低位的进位信号是(半)加器。 13.不仅考虑两个_______本位_____相加,而且还考虑来自___低位进位____相加的运算电路,称为全加器。 14.时序逻辑电路的输出不仅和___该时刻输入变量的取值______有关,而且还与_电路原来的状态_______有关。 15.计数器按CP脉冲的输入方式可分为__同步计数器和____异步计数器_。 16.触发器根据逻辑功能的不同,可分为_____rs______、______jk_____、___t________、___d________、___________等。 17.根据不同需要,在集成计数器芯片的基础上,通过采用__反馈归零法_________、__预置数法_________、__进位输出置最小数法__等方法可以实现任意进制的技术器。 18.4. 一个JK 触发器有 2 个稳态,它可存储 1 位二进制数。 19.若将一个正弦波电压信号转换成同一频率的矩形波,应采用多谐振荡器电路。20.把JK触发器改成T触发器的方法是 j=k=t 。 21.N个触发器组成的计数器最多可以组成2n 进制的计数器。 22.基本RS触发器的约束条件是rs=0 。

数字电子技术基础习题与答案

数字电子技术试卷(1) 一.填空(16) 1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。 2.1是8421BCD 码,其十进制为 861 。 3.逻辑代数的三种基本运算是 与 , 或 和 非 。 4.三态门的工作状态是 0 , 1 , 高阻 。 5.描述触发器逻辑功能的方法有 真值表,逻辑图,逻辑表达式,卡诺图,波形图 。 6.施密特触发器的主要应用是 波形的整形 。 7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为 。 8.实现A/D 转换的主要方法有 , , 。 三.化简逻辑函数(14) 1.用公式法化简- -+++=A D DCE BD B A Y ,化为最简与或表达式。 解;D B A Y +=- 2.用卡诺图化简∑∑=m d D C B A Y ),,,,()+,,,,(84210107653),,,(,化为最简与或表达式。 四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。(15) 解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。 五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画 出Q 端波形(设初态Q =0)(15) 解;(1)AQ Q Q n +=- +1,(2)、A Q n =+1 六.试用触发器和门电路设计一个同步的五进制计数器。(15) 七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作 波形,并求出振荡频率。(15)

数字电子技术基础期末考试试卷及答案1[1]

数字电子技术基础试题(一) 填空题: (每空1数字电子技术基础试题(一) 一、分,共10分) 1.(30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 1 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为12 条、数据线为 8 条。 二、选择题:(选择一个正确的答案填入括号内,每题3分,共30分) 1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图。

2.下列几种TTL电路中,输出端可实现线与功能的电路是(D)。 A、或非门 B、与非门 C、异或门 D、OC门 3.对CMOS与非门电路,其多余输入端正确的处理方法是(D )。 A、通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) B、D、通过电阻接V CC 4.图2所示电路为由555定时器构成的(A )。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路(C )。 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是(A )。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、D、双积分A/D转换器 7.某电路的输入波形u I 和输出波形u O 如下图所示,则该电路为(C)。 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用(C )。

数字电子技术基础试卷及答案套

数字电子技术基础1 一.1.(15分) 试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5。设各触发器初态为“0”。 二.(15分) 已知由八选一数据选择器组成的逻辑电路如下所示。试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式。 八选一数据选择器输出端逻辑表达式为:Y=Σm i D i,其中m i是S2S1S0最小项。 三.(8分) 试按步骤设计一个组合逻辑电路,实现语句“A>B”,A、B均为两位二进制数,即A (A1、A0),B(B1、B0)。要求用三个3输入端与门和一个或门实现。 四.(12分) 试按步骤用74LS138和门电路产生如下多输出逻辑函数。 74LS138逻辑表达式和逻辑符号如下所示。 五.(15分) 已知同步计数器的时序波形如下图所示。试用维持-阻塞型D触发器实现该计数器。要求按步骤设计。 六.(18分) 按步骤完成下列两题 1.分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动。 2.分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。 图5-1

图5-2 七. 八.(10分) 电路下如图所示,按要求完成下列问题。 1.指出虚线框T1中所示电路名称. 2.对应画出V C 、V 01、A 、B 、C 的波形。并计算出V 01波形的周期T=?。 数字电子技术基础2 一.(20分)电路如图所示,晶体管的β=100,Vbe=0.7v 。 (1)求电路的静态工作点; (2) 画出微变等效电路图, 求Au 、r i 和r o ; (3)若电容Ce 开路,则将引起电路的哪些动态参数发生变化?并定性说明变化趋势. 二.(15分)求图示电路中a U 、b U 、b U 、c U 及L I 。 三.(8分)逻辑单元电路符号和具有“0”、“1”逻辑电平输入信号X 1如下图所示,试分别画出各单元电路相应的电压输出信号波形Y 1、Y 2、Y 3。设各触发器初始状态为“0”态。 四.(8分)判断下面电路中的极间交流反馈的极性(要求在图上标出瞬时极性符号)。如为负反馈,则进一步指明反馈的组态。 (a ) (b )

数字电子技术基础试卷及答案

数字电子技术基础试题(一) 一、填空题 : (每空1分,共10分) 1. (30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。 2.下列几种TTL电路中,输出端可实现线与功能的电路是()。 A、或非门 B、与非门 C、异或门 D、OC门 3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) D、通过电阻接V CC 4.图2所示电路为由555定时器构成的()。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路()。 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是()。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为()。 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用()。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 B、D、10位D/A转换器 9、已知逻辑函数与其相等的函数为()。 A、 B、 C、 D、 10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。 A、4 B、6 C、8 D、16 三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式

数字电子技术基础第三版第一章答案

第一章数字逻辑基础 第一节重点与难点 一、重点: 1.数制 2.编码 (1) 二—十进制码(BCD码) 在这种编码中,用四位二进制数表示十进制数中的0~9十个数码。常用的编码有8421BCD码、5421BCD码和余3码。 8421BCD码是由四位二进制数0000到1111十六种组合中前十种组合,即0000~1001来代表十进制数0~9十个数码,每位二进制码具有固定的权值8、4、2、1,称有权码。 余3码是由8421BCD码加3(0011)得来,是一种无权码。 (2)格雷码 格雷码是一种常见的无权码。这种码的特点是相邻的两个码组之间仅有一位不同,因而其可靠性较高,广泛应用于计数和数字系统的输入、输出等场合。 3.逻辑代数基础 (1)逻辑代数的基本公式与基本规则 逻辑代数的基本公式反映了二值逻辑的基本思想,是逻辑运算的重要工具,也是学习数字电路的必备基础。 逻辑代数有三个基本规则,利用代入规则、反演规则和对偶规则使逻辑函数的公式数目倍增。 (2)逻辑问题的描述 逻辑问题的描述可用真值表、函数式、逻辑图、卡诺图和时序图,它们各具特点又相互关联,可按需选用。 (3)图形法化简逻辑函数 图形法比较适合于具有三、四变量的逻辑函数的简化。 二、难点: 1.给定逻辑函数,将逻辑函数化为最简 用代数法化简逻辑函数,要求熟练掌握逻辑代数的基本公式和规则,熟练运用四个基本方法—并项法、消项法、消元法及配项法对逻辑函数进行化简。 用图形法化简逻辑函数时,一定要注意卡诺图的循环邻接的特点,画包围圈时应把每个包围圈尽可能画大。 2.卡诺图的灵活应用 卡诺图除用于简化函数外,还可以用来检验化简结果是否最简、判断函数间的关系、求函数的反函数和逻辑运算等。 3.电路的设计 在工程实际中,往往给出逻辑命题,如何正确分析命题,设计出逻辑电路呢?通常的步骤如下:

数字电子技术基础试题及答案

D C B A D C A B ++《数字电子技术》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 1.?有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD 码时,它相当于十进制数(93 )。 2.三态门电路的输出有高电平、低电平和(高阻)3种状态。 3.TTL 与非门多余的输入端应接(高电平或悬空)。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。 5. 已知某函数?? ? ??+??? ??++=D C AB D C A B F ,该函数的反函数F = ( )。 6. 如果对键盘上108个符号进行二进制编码,则至少要( 7)位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为(5 )V ,其输出高电平为(3.6)V ,输出低电平为(0.35)V , CMOS 电路的电源电压为( 3--18) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( 11)根地址线,有(16)根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100)位。 11. =(AB )。 12. 13 二、分) 1.?函数 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( C )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( C )个。 A .16 B.2 C.4 D.8

数字电子技术基础习题及答案

《数字电子技术》习题 一. 单项选择题: 1.十进制数128的8421BCD码是()。 A.10000000 B. 000100101000 C.100000000 D.100101000 2.已知函数F的卡诺图如图1-1, 试求其最简与或表达式 3. 已知函数的反演式为 ,其原函数为()。 A. B. C. D. 4.对于TTL数字集成电路来说,下列说法那个是错误的:(A)电源电压极性不得接反,其额定值为5V; (B)不使用的输入端接1; (C)输入端可串接电阻,但电阻值不应太大; (D)OC门输出端可以并接。 5.欲将正弦信号转换成与之频率相同的脉冲信号,应用 A.T,触发器 B.施密特触发器 C.A/D转换器 D.移位寄存器 6.下列A/D转换器中转换速度最快的是()。 A.并联比较型 B.双积分型 C.计数型 D.逐次渐近型 7. 一个含有32768个存储单元的ROM,有8个数据输出端,其地址输入端有()个。 A. 10 B. 11 C. 12 D. 8

8.如图1-2,在TTL门组成的电路中,与非门的输入电流为I iL≤–1mA?I iH≤20μA。G1输出低电平时输出电流的最大值为 I OL(max)=10mA,输出高电平时最大输出电流为 I OH(max)=–0.4mA 。门G1的扇出系数是()。 A. 1 B. 4 C. 5 D. 10 9.十数制数2006.375转换为二进制数是: A. 11111010110.011 B. 1101011111.11 C. 11111010110.11 D. 1101011111.011 10. TTL或非门多余输入端的处理是: A. 悬空 B. 接高电平 C. 接低电平 D.接”1” 二.填空题(每小题2分,共20分) 1.CMOS传输门的静态功耗非常小,当输入信号的频率增加时,其功耗将______________。 2. 写出四种逻辑函数的表示方法: __________________________________________________________ _____; 3.逻辑电路中,高电平用1表示,低电平用0表示,则称为___逻辑; 4. 把JK触发器改成T触发器的方法是_____________。 5. 组合逻辑电路是指电路的输出仅由当前的_____________决定。 6. 5个地址输入端译码器,其译码输出信号最多应有 _____________个。 7. 输入信号的同时跳变引起输出端产生尖峰脉冲的现象叫做 _____________。 8.一片ROM有10根地址线,8根数据输出线,ROM共有________个存储单元。 9.N个触发器组成的计数器最多可以组成_____________进制的计数器。 8. 基本RS触发器的约束条件是_____________。 三.电路分析题(36分)

数字电子技术基础知识总结

数字电子技术基础知识总结引导语:数字电子技术基础知识有哪些呢?接下来是小编为你带来收集整理的文章,欢迎阅读! 处理模拟信号的电子电路。“模拟”二字主要指电压(或电流)对于真实信号成比例的再现。 其主要特点是: 1、函数的取值为无限多个; 2、当图像信息和声音信息改变时,信号的波形也改变,即模拟信号待传播的信息包含在它的波形之中(信息变化规律直接反映在模拟信号的幅度、频率和相位的变化上)。 3.初级模拟电路主要解决两个大的方面:1放大、2信号源。 4、模拟信号具有连续性。 用数字信号完成对数字量进行算术运算和逻辑运算的电路称为数字电路,或数字系统。由于它具有逻辑运算和逻辑处理功能,所以又称数字逻辑电路。 其主要特点是: 1、同时具有算术运算和逻辑运算功能 数字电路是以二进制逻辑代数为数学基础,使用二进制数字信号,既能进行算术运算又能方便地进行逻辑运算(与、或、非、判断、比较、处理等),因此极其适合于运算、比较、存储、传输、控制、决策等应用。

2、实现简单,系统可靠 以二进制作为基础的数字逻辑电路,可靠性较强。电源电压的小的波动对其没有影响,温度和工艺偏差对其工作的可靠性影响也比模拟电路小得多。 3、集成度高,功能实现容易 集成度高,体积小,功耗低是数字电路突出的优点之一。电路的设计、维修、维护灵活方便,随着集成电路技术的高速发展,数字逻辑电路的集成度越来越高,集成电路块的功能随着小规模集成电路(SSI)、中规模集成电路(MSI)、大规模集成电路(LSI)、超大规模集成电路(VLSI)的发展也从元件级、器件级、部件级、板卡级上升到系统级。电路的设计组成只需采用一些标准的集成电路块单元连接而成。对于非标准的特殊电路还可以使用可编程序逻辑阵列电路,通过编程的方法实现任意的逻辑功能。 模拟电路是处理模拟信号的电路;数字电路是处理数字信号的电路。 模拟信号是关于时间的函数,是一个连续变化的量,数字信号则是离散的量。因为所有的电子系统都是要以具体的电子器件,电子线路为载体的,在一个信号处理中,信号的采集,信号的恢复都是模拟信号,只有中间部分信号的处理是数字处理。具体的说模拟电路主要处理模拟信号,不随时间变化,时间域和值域上均连续的信号,如语音信号。而数

数字电子技术基础试题及答案(一)

数字电子技术基础期末考试试卷 1. 时序逻辑电路一般由 和 两分组成。 2. 十进制数(56)10转换为二进制数为 和十六进制数为 。 3. 串行进位加法器的缺点是 ,想速度高时应采用 加法器。 4. 多谐振荡器是一种波形 电路,它没有稳态,只有两个 。 5. 用6个D 触发器设计一个计数器,则该计数器的最大模值M= 。 1.写出函数F (A,B,C,D) =A B C D E ++++的反函数。 =F 2.证明逻辑函数式相等:()()BC D D B C AD B B D ++++=+ 3.已知逻辑函数F= ∑(3,5,8,9,10,12)+∑d(0,1,2) (1)化简该函数为最简与或式: (2)画出用两级与非门实现的最简与或式电路图: 4.555定时器构成的多谐振动器图1所示,已知R 1=1K Ω,R 2=8.2K Ω,C=0.1μF 。试求脉冲宽度T ,振荡频率f 和占空比q 。 图1 5.某地址译码电路如图2所示,当输入地址变量A7-A0的状态分别为什么状态 时,1Y 、6Y 分别才为低电平(被译中)。 …… …… … … …… …密 … … …… … … … … 封 …… … … … … … … … … 装 … … … … … … … 订 … … … … … … … … … 线 … … … … … … … … … 学院 专业 (班级) 姓名 学号 …… … … … … 线 …

6.触发器电路就输入信号的波形如图3所示,试分别写出D触发器的Q和Q1的表达式,并画出其波形。 图 D= Q n+1= Q1= 7. 已知电路如图4所示,试写出: ①驱动方程; ②状态方程; ③输出方程; ④状态表; ⑤电路功能。图4 1.设计一个三变量偶检验逻辑电路。当三变量A、B、C输入组合中的“1”的个数为偶数时F=1,否则F=0。选用8选1数选器或门电路实现该逻辑电路。 要求: (1)列出该电路F(A,B,C)的真值表和表达式; (2)画出逻辑电路图。 A B C F

数字电子技术基础答案

数字电子技术基础答案 第1章 自测题 1.1填空题 1. 100011.11 00110101.01110101 11110.01 1E.4 2. 4 3. n 2 4. 逻辑代数 卡诺图 5.)(D C B A F += )(D C B A F +=' 6.))((C B D C B A F +++= 7. 代数法 卡诺图 8. 1 1.2判断题 1. √ 2.√ 3. × 1.3选择题 1.B 2.C 3.C 1.4 A F =1⊙B AB F =2 B A F +=3 1.5 1.6 C L = 1.7 AB C B A BC Y ++= 习题 1.1 当000012=A A A ,7A 到3A 有1个不为0时,就可以被十进制8整除 1.2 (a)AC BC AB L ++=(b )B A AB L += (c)C B A S ⊕⊕= AC BC AB C ++=0 1.3略 1.4 (1) )(B A D C F ++=)(1 ))((1B A D C F ++=' (2) )(B A B A F ++=)(2 ))((2B A B A F ++=' (3) E D C B A F =3 DE C AB F =' 3

(4) )()(4D A B A C E A F +++=)( ))()((4D A C AB E A F +++=' 1.5 C B A F ⊕⊕= 1.6 (1) B A C B C A L ++= (2) D B C B D C A L +++= (3) AD L = (4) E ABCD L = (5) 0=L 1.7 C B A BC A C AB ABC C B A L +++=),,( 1.8(1) ABD D A C F ++=1 (2) BC AB AC F ++=2 (3) C A B A B A F ++=3 (有多个答案) (4) C B A D C AB C A CD F +++=4 (5) C B A ABD C B A D B A F +++=5 (6) 16=F 1.9 (1) AD D C B B A F ++=1 (2) B A AC F +=2 (3) D A D B C B F ++=3 (4) B C F +=4 1.10 (1) C A B F +=1 (2) B C F +=2 (3) D A B C F ++=3 (4) C B A D B D C F ++=4 1.11 C A B A D F ++= 1.12 (1) D B A D C A D C B F ++=1(多种答案) (2) C B BCD D C D B F +++=2 (3) C B C A D C F ++=3 (4) A B F +=4 (5) BD D B F +=5 (6) C B D A D C A F ++=6(多种答案) (7) C A D B F +=7(多种答案) (8) BC D B F +=8(多种答案) (9) B D C F +=9 1.13 略 第2章 自测题 2.1 判断题 1. √ 2. √ 3. × 4. √ 5. √ 6. √ 7. × 8. √ 9. × 10√ 2.2 选择题 1.A B 2.C D 3.A 4.B 5.B 6.A B D 7.C 8.A C D 9.A C D 10.B 习题 2.1解:ABC Y =1

数字电子技术基础—试题—填空

一、填空题 : (每空1分,共10分) 1. (30.25) 10 = ( 11110.01 ) 2 = ( 1E.4 ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = (1)。 3 . 三态门输出的三种状态分别为:高电平、低电平和高阻态。 4 . 主从型JK 触发器的特性方程 = 。 5 . 用4个触发器可以存储4位二进制数。 6 . 存储容量为4K×8位的RAM 存储器,其地址线为12条、数据线为 8条。 1.八进制数 (34.2 ) 8 的等值二进制数为(11100.01 ) 2 ; 十进制数 98 的 8421BCD 码 为( 10011000 ) 8421BCD 。 2 . TTL 与非门的多余输入端悬空时,相当于输入 高电平。 3 .图15所示电路 中 的最简逻辑表达式为AB 。 图 15 4. 一个 JK 触发器有 两 个稳态,它可存储 一 位二进制数。 5. 若将一个正弦波电压信号转换成同一频率的矩形波,应采用 多谐振荡器 电路。 6. 常用逻辑门电路的真值表如表1所示,则 F 1 、 F 2 、 F 3 分别属于何种常用逻辑门。 A B F 1 F 2 F 3 0 0 1 1 0 0 1 0 1 1 1 0 0 1 1 1 1 1 0 1 表 1 F 1 ;F 2 ;F 3 分别为:同或 , 与非门 , 或门 1.(11011)2 =(__27__)10 2.8421BCD 码的1000相当于十进制的数值 8 。 3.格雷码特点是任意两个相邻的代码中有__一__位二进制数位不同。 4.逻辑函数的反演规则指出,对于任意一个函数F ,如果将式中所有的__与或运算__互换,_原变量___互换,__反变量__互换,就得到F 的反函数 F 。 5.二极管的单向导电性是外加正向电压时 导通 ,外加反向电压时 截止 。 6.晶体三极管作开关应用时一般工作在输出特性曲线的 饱和 区和 截止 区。 7.TTL 三态门的输出有三种状态:高电平、低电平和 高阻 状态。 8. 集 电极开路门的英文缩写为 OC 门,工作时必须外加 上拉电阻 和 电源 。 9.一个2线-4线译码器,其输入端的数目与输出端数目相比较,后者较 多 。 10. 输出n 位代码的二进制编码器,一般有 __2n ____个输入信号端。 11.全加器是指能实现两个加数和___(低位)进位信号____三数相加的算术运算逻辑电路。 12.时序逻辑电路的输出不仅与 当前输入状态 有关,而且与 输出的原始状态 有关。 13.与非门构成的基本RS 锁存器的特征方程是 S+ n Q R ,约束条件是 RS=0 。

数字电子技术基础. 第四版. 课后习题答案详解

Y 1 1 Y 第一章 1.1 二进制到十六进制、十进制 (1)(10010111)2=(97)16=(151)10 (3)(0.01011111)2=(0.5F)16=(0.37109375)10 1.2 十进制到二进制、十六进制 (1)(17)10=(10001)2=(11)16 (3) (0.39)10 = (0.0110 0011 1101 0111 0000 1010) 2 = (0.63D70A)16 1.8 用公式化简逻辑函数 (1)Y=A+B (2)Y = ABC + A + B + C 解: = BC + A + B + C = C + A + B + C =(A +A =) (5)Y=0 (2)(1101101)2=(6D)16=(109)10 (4)(11.001)2=(3.2)16=(3.125)10 (2)(127)10=(1111111)2=(7F)16 (4) (25.7)10 = (11001.1011 0011) 2 = (19.B 3)16 (3)Y=1 (4)Y = AB CD + ABD + AC D 解:Y = AD (B C + B + C ) = AD (B + C + C ) = AD (7)Y=A+CD (6)Y = AC (C D + A B ) + BC (B + AD + CE ) 解:Y = BC ( B ⊕ AD + CE ) = BC ( B + AD ) ⊕ CE = ABCD (C + E ) = ABCDE (8)Y = A + ( B + )( A + B + C )( A + B + C ) 解:Y = A + ( B ⊕ C )( A + B + C )( A + B + C ) = A + ( AB C + B C )( A + B + C ) = A + B C ( A + B + C ) = A + AB C + B C = A + B C (9)Y = BC + A D + AD (10)Y = AC + AD + AEF + BDE + BDE 1.9 (a) Y = ABC + BC (b) Y = ABC + ABC (c) Y 1 = AB + AC D ,Y 2 = AB + AC D + ACD + ACD (d) Y 1 = AB + AC + BC , Y 2 = ABC + ABC + ABC + ABC 1.10 求下列函数的反函数并化简为最简与或式 (1)Y = AC + BC (3)Y = ( A + B )( A + C )AC + BC (2) Y = A + C + D 解: = ( A + B )( A + C )AC + BC = [( A + B )( A + C ) + AC ] ⊕ BC = ( AB + AC + BC + AC )( B + C ) = B + C (5)Y = AD + AC + BCD + C 解:Y = ( A + D )( A + C )(B + C + D )C = AC ( A + D )(B + C + D ) = ACD (B + C + D ) = ABCD (4)Y = A + B + C (6)Y = 0 1.11 将函数化简为最小项之和的形式 (1)Y = A BC + AC + B C 解:Y = A BC + AC + B C = A BC + A (B + B )C + ( A + A )B C = A BC + ABC + AB C + AB C + ABC = A BC + ABC + AB C + ABC (2)Y = ABC D + A BCD + ABCD + AB CD + AB CD + A BC D

相关文档
相关文档 最新文档