文档视界 最新最全的文档下载
当前位置:文档视界 › 计算机组成原理综合试卷

计算机组成原理综合试卷

计算机组成原理综合试卷
计算机组成原理综合试卷

《计算机组成原理》综合作业题与点评

《计算机组成原理与汇编语言程序》教学课程组

一、单选题

1、关于冯·诺依曼体系结构计算机描述错误的是(B )。

A、指令和数据是不加区别地混合存储在同一存储器中

B、将编好的程序和数据事先存入控制存储器(CM)中,用“存储程序”工作方式

C、计算机硬件由控制器、运算器、存储器、输入设备和输出设备五大部件组成

D、由于指令和数据存放在同一存储器中,因此冯·诺依曼结构中不能同时取指令和取操作数。

(点评:控制存储器中存放的是微指令,而用户编写的程序运行时存放于存储器中)

2、关于总线的“异步通信”控制方式的描述正确的是(A )。

A、没有公用的时钟,采用“应答”方式

B、通信过程由统一的时序信号来控制

C、是一种“并行通信”方式

D、是一种“串行通行”方式

(点评:并行和串行指数据传输的格式,它们既可以采用同步也可采用异步方式传输。)

3、在计算机系统的多层结构中,介于微程序机器级(M1)操作系统机器级(M3)之间的是(B )。

A、汇编语言级

B、机器指令语言级

C、操作系统级

D、虚拟机器级

4、在计算机的所有指令的运行中,都存在的一个公共机器周期是(A )。

A、取指周期

B、取数周期

C、中断周期

D、DMA周期

(点评:指令的解释过程(即运行过程)由取指、分析和执行周期构成,在分析周期还涉及取源操作数和取目的操作数的过程,取指是所有指令运行时必经的第一步。)

5、以下哪个计算机性能指标是用来表征“参与运算的数据的基本位数”(D )。

A、运算速度

B、主存容量

C、数据通路宽度

D、机器字长

(点评:存储字长、数据通路的宽度不一定等于机器的字长。存储字长反映的是在一个访存周期能读出的数据位数,取决于存储器采用的设计技术,如单体多字、多体多字等并行分体技术;数据通路的宽度是在总线周期内一次所能传输的最大数据的位数,取决与数据总线的数量;机器的字长指CPU内一次参与运算的数据位数,字长越长,运算的效率和精度越高。)

6、在IEEE754浮点数表示中,其尾数部分采用哪种编码表示(B )。

A、移码

B、原码

C、反码

D、补码

(点评:在浮点数的表示中,阶码和尾数常用补码表示,但在IEEE格式的浮点数表示中,阶码用移码表示,尾数用原码表示。)

7、10位长度的原码(其最高位为符号位)表示X,能表示的定点小数的数值范围是(B )

A、-1≤X ≤1-2-9

B、-(1-2-9)≤X ≤1-2-9

C、-(1-2-10)≤X ≤1-2-10 D -1≤X ≤1-2-10

(点评:定点小数采用纯小数的形式,即小数点左边就是符号位,右边为数据。原码和反码的表数范围一致;但补码表示的负数多了一个数-1,其补码为1.000…0)

8、采用Cache存储体的目的是(A )。

A、解决CPU和主存之间的速度匹配问题

B、扩大CPU中通用寄存器的数量

C、扩大主存贮器容量

D、降低存储器的价格

(点评:为了提高存储器的频宽(即传输速率),可采用“并行分体”技术,但由于程序中转移指令和数据相关性的存在,存储器的频宽并非绝对地与采用的并行分体数量成正比,鉴此,应在存储体系的设计上来寻求突破,推出了“虚拟存储体系”和“Cache存储体系”。“虚拟存储体系”解决主存容量不足的问题,“Cache存储体系”基于主存的速度与CPU的速度不匹配而提出。)

9、在下列移码表示的机数中,其真值最大的是(A )。

A、11101101

B、10111111

C、00111111

D、01111111

(点评:提出移码的目的是为了便于比较数据的大小,移码类似于无符号数,直接比较大小。n+1位移码,当偏置值为2n时,同一数值的补码和移码只是符号位不同,但是,偏置值也可以人为给定,如IEEE754中阶码中移码的偏值值是127而不是2 7=128。)

10、在定点二进制运算器中,减法运算一般通过( D ) 来实现。

A、原码运算的二进制减法器

B、补码运算的二进制减法器

C、原码运算的十进制加法器

D、补码运算的二进制加法器

(点评:采用加法取代减法,可以节省比较大小的逻辑电路,采用补码运算能将减法变成加法)

11、某计算机字长32位,其存储容量为8MB,若按双字编址,它的寻址范围是(C )。

A、0 ~ 256K-1

B、0 ~512K-1

C、0 ~1M-1

D、0~2M-1

(点评:前面提到,存储字长不一定等于机器字长,这里的存储字长为64位(可理解为一个存储单元里存放64b),因此,该存储单元数= (8M×8)/64=1M=220,即总共有1M个单元,存储器编址总是从0开始编,这里的M不是MB而是220 ,所需的地址线为20条。)

12、设浮点数的尾数用双符号位(变形补码)表示,以下哪个不是规格化的(D )。

A、10.101101

B、01.001101

C、11.010101

D、00.011101

(点评:尾数规格化的目的是为了扩大表数范围和规范运算结果。要求尾数数值部分的最高位与符号位不同。显然D不符合要求。A和B中的两个符号位不一样,在定点数的运算

中表示溢出(P98),但是在浮点数的运算中,并不表示溢出,将这两个数据右移一次(即右规)可以得到规范的尾数,右规只能做一次。)

13、(75)10的“2421码”表示为(B )。

A、(01110101)2421

B、(11011011)2421

C、(11010101)2421

D、(01001011)2

(点评:BCD码不就是8421码,还有2421、余3码和Gray码。2421码是一种有权码,但是有两个值为2的权,规定:大于等于5的数编码时,先将使用最高位的权2,剩余的位再编码。)

14、以下数据中含有1位偶校验位,哪个数据在传输过程中发生了错误(C )。

A、10111011

B、01100101

C、11011001

D、10101001

(点评:含有校验位的数据称之为“校验码”,偶校验码中,1的个数为偶数,奇校验码中,1的个数为奇数。)

15、单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需采用(C )。

A、堆栈寻址方式

B、立即寻址方式

C、隐含寻址方式

D、间接寻址方式(点评:零地址指令中,操作数常采用堆栈寻址方式获得。)

16、某SRAM芯片,其容量为1024×16b,该芯片的数据线与地址线数之和是(A )。

A、26

B、10

C、18

D、16

(点评:存储容量的格式,前面指单元数,后面指每个单元存放的数据位,存储单元由地址线编码指明,数据位数由数据线决定,=10+16 )。

17、以下哪个有关计算机组成原理概念的描述是不正确的( D )

A、中断的“处理次序”可以通过屏蔽寄存器的屏蔽字来改变

B、中断的响应必须发生在一条指令执行完毕后,不能发生在指令执行过程中

C、汉字的机内码在机器中的表示是惟一的

D、水平型的微指令不具有并行性,每条微指令只能完成一个基本的操作(见P203) (点评:中断的响应次序是由硬件设计定好了的,不可改变,而其处理次序可以通过中断屏蔽寄存器设置来改变,也就是说,中断的处理次序不一定与其相应次序相同,先响应的中断服务例程不一定最先执行完毕。只有在一条指令执行完毕后,CPU才能响应中断,而DMA的请求和响应可以发生在某条指令执行的每个阶段结束之后,DMA的级别要高于中断请求。将汉字的国标码做一定的处理后,变成机内码,其表示是惟一的,采用机内码的目的是便于与ASCII码的区分。微指令有垂直型和水平型之分,水平型的支持并行微命令操作。)

18、以下哪个操作不是“中断隐指令”的主要操作()。

A、保存断点

B、关中断

C、引出服务程序

D、保护通用寄存器的内容

(点评:P314,在CPU响应中断后,要做一些前期工作,但保护通用寄存器的内容不是它的工作,因为它不知道那些寄存器被使用。)

19、控制器的组成中不包括()。

A、指令部件

B、时序部件

C、微操作信号发生器

D、ALU

(点评:ALU是算术逻辑运算单元,和控制器等构成计算机的五大组件之一)

20、在“计数器定时查询”总线仲裁方式中,16个部件共需要(B )条控制线。

A、3

B、6

C、16

D、33

(点评:= 2+log216=6 ,要掌握P339~341各种仲裁方式控制线的基本要求,)

21、动态RAM的刷新中,哪种刷新CPU访存的“死区”最长(A )

A、集中刷新

B、分散刷新

C、异步刷新

D、都一样长

(点评:P149~150,动态存储器因没有采用稳态电路,其电容的电荷会漏电,所以需要定期充电也就是刷新,刷新就是重写的过程,所以刷新周期=读写周期。)

22、以下哪个周期最短(C )。

A、指令周期

B、机器周期

C、时钟周期

D、节拍周期

(点评:p196,最基本的时序是机器的时钟周期,若干个时钟周期划分成一个节拍,一个机器周期由多个节拍构成,指令执行时划分成多个机器周期:如取指周期、取数周期、运算周期、存数周期等。)

23、4个中断源的响应次序是1-2-3-4,如要使处理次序为3-2-1-4,设0表示屏蔽,1为允许,则中断2的屏蔽字为(B )。

A、0110

B、0010

C、0100

D、1011

(点评:前面提到中断的处理次序可与响应次序不一致,屏蔽字的设置规则是,从左到右对应各中断源,最高位响应优先级最高,依次递减,屏蔽位的设置:不能被同级处理次序的中断打断,不能被低级处理次序的中断打断。)

24、在“多级先行进位方式”的加法器中,为了减小进位的延迟,常采用(C )。

A、组内并行进位、组间串行进位

B、组内串行进位、组间并行进位

C、组内并行进位、组间并行进位

D、行波进位(进位从低到高依次传递)

25、以下那种只读存储器是紫外先擦除的存储器( C )。

A、MROM

B、PROM

C、UVEPROM

D、EEPROM

( 点评:P154~155,了解各种ROM的名称和特点)

26、在微程序控制中,一条指令对应的是( C )

A、微操作

B、微命令

C、微程序

D、微地址

27、在组合逻辑控制器中,微操作信号的形成主要与( B )信号有关。

A、指令的操作码和地址码

B、指令译码信号和时序信号(点评:P194)

C、操作码和寻址方式

D、MDR和MAR寄存器中的内容

28、以下哪个有关计算机组成原理概念的描述是不正确的(D )

A、中断的“处理次序”可以通过屏蔽寄存器的屏蔽字来改变

B 、中断的响应必须发生在一条指令执行完毕后,不能发生在指令执行过程中

C 、汉字的机内码在机器中的表示是惟一的

D 、水平型的微指令不具有并行性,每条微指令只能完成一个基本的操作

E 、用“线选法”进行存储器片选译码,其地址空间的重叠度大,编程不灵活。

F 、指令长度不一定与机器字长相等,规整型指令的操作码长度一致,对非规整型指令进行扩展时,短操作码不能是长操作码的前缀。

G 、与直接寻址方式相比,间接寻址方式能扩大寻址范围。

H 、浮点数尾数规格化的目的是为了增加有效数字的位数,提高运算精度,左规可以做多次而右规只能做一次。

(点评:要求掌握本课程中有关基本的观点,灵活应用。)

29、在Cache 地址映像规则中,以下哪个冲突最低( )。

A 、全相联映像

B 、直接映像

C 、组相联映像

D 、都一样

(点评:P177,本课程没详细讲授,但在《操作系统》中已学习过,要求将本课程的知识点联系起来。)

二、填空题

1、某浮点数字长12位,其中阶符1位,阶码数值3位,数符1位,尾数数值部分7位,阶码以2为底,阶码和尾数均用补码表示,它所能表示的最大正数是( (1-2-7)×223-1

),

绝对值最大的负数为( -1××2

23

-1

)。 掌握P27表2-2 各种情况!

2、已知X =-0.1101,[1

4

X ]补 = ( 11100 ),[- X ]补=( 01101 )。

分析:X 补=10011,[1

4 X ]补是将X 补右移两位得11100(补码右移带着符号位移,要求

掌握带符号数的移位操作,P100),[- X ]补 是对X 补的“变补”:连同符号位一起取反,末尾加1,结果为01101,P95。注意变补与求补的区别!掌握原码、补码的移位的区别! 3、某机器的指令采用“规整型”编码,指令系统共有270条指令,操作码字段需要的位数为(log 2270 ≈9)位。

4、CPU 芯片的主振频率为4MHz ,若已知每个机器周期平均包含4个时钟周期,该机器的平均指令执行速度为0.4MIPS ,则平均指令周期=(2.5)μs ,机器周期=( 1 )μs 。 分析:每条指令的执行时间=1/(0.4×106)=2.5×10-6 S ,时钟周期=1/(4×106)=0.25×10-6 s

5、机器字长16位,存储容量为4 MB ,若按半字编址访问,其地址线需要(22 )条。 分析:存储单元数=(4M×8b)/8b=4M =222

6、根据产生微操作控制信号的方式不同,控制器主要可分为( 组合逻辑 )和微程序控制器。

7、在微指令的“直接控制法”中,如果机器总共有32个微命令,则微指令的操作控制字段需要( 32 )位,如采用最短编码法,则其操作控制字段需要( log 232=5 )位。

8、在微程序控制中,每一条机器指令都对应一段(微程序),控制部件向执行部件发出的命令叫做(微命令)。

9、汉字“安”的区位码是1618,则它用十六进制表示的国标码是(3032H),机内码是(B0B2H)。一个48×48的汉字点阵字模占(48×6)个字节。

分析:区位码由区号和位号两部分组成,两部分都用十进制表示。计算国标码时,先将区位码的两部分都转换成十六进数10,12,再分别加20H得国标码为30H,32H。将国标码的两部分都加80H得机内码为:B0H,B2H。

10、-39表示成压缩的十进制数串是(0000 0011 1001 1101),表示成前分隔式非压缩的十进制数串是(2D3039H),表示成后嵌入式非压缩的十进制数串是(3079H)。P41

11、指令mov R1,@-R0,源操作数采用的寻址方式是(自减型寄存器间接寻址方式)。

12、内存B2000H~BDFFFH 空间占(=BDFFF-B2000+1=C000H=12×163=48×210=48)KB。

三、计算题

(1)x= - 27

64, y=

45

64。用变形补码计算[x-y]补=? ,并判断结果的溢出情况?

分析:

X=-(16+8+2+1)/64= -(24+23+21+20)/26 =-(2-2+2-3+2-5+2-6 )=-0.011011

Y=(32+8+4+1)/64=(25+23+22+20)/26 =(2-1+2-3+2-4+2-6)=0.101101

[X]补=11.100101 [Y]补=00.101101 [-y]补=11.010011

[x-y]补=[x]补+[-y]补=11.100101+11.010011 =10.111000 ,结果负溢

(2)设浮点数的阶码和尾数部分均用补码表示,按浮点数的运算规则计算下题:x=(-0.101010)×2101, y= (-0.110110)×2100,计算x – y。

分析:[X]浮 0101 ; 1.010110 [Y]浮 0100 ; 1.001010

对阶: 小阶向大阶对齐。ΔE=E A-E B=0101-0100=1

[Y]`浮 0101 ; 1.100101

尾数求减: 11.010110

+ 00.011011

= 11.110001

尾数不规格:需左移2次得:11.000100,阶码降2,得阶码为:0011 [X-Y]浮=0011;1.000100

所以X-Y =-(0.111100)×2011

(3)已知A=0.1011,B= -0.1001,用“原码一位乘法”求A × B的值,要求写出计算机中的运算过程。

分析:将被乘数A、乘数B的绝对值分别赋给寄存器A、B;C存放部分积累,并清零。

|A| = 0.1011→A,|B|=.1001→B, 0→C

计算机的实现过程:(为便于计算,采用双符号位)

C B 说明

00.0000 1001

= 1,+|A|

+|A| 00.1011 B

00.1011

→ 00.0101 1100 部分积右移1位

= 0, +0

+0 00.0000 B

00.0101

→ 00.0010 1110 部分积右移1位

= 0,+0

+0 00.0000 B

00.0010

→ 00.0001 0111 部分积右移1位

= 1,+|A|

+|A| 00.1011 B

00.1100

→00.0110 0011 部分积右移1位

两数符号位异或为1,结果为负

因此:X×Y=-0.01100011

(4)将-(0.11)2用IEEE754短浮点格式表示。

分析:-(0.11) = -(1.1)?2-1 , 尾数部分为了迎合隐含1处理,其整数部分一定要有个1,注意该1并非符号位,而是整数部分的值,在表示成浮点数时,要隐藏掉(隐含)。数符:1

阶码:=阶码真值+127= -1+127=126=(01111110)2 (注意:偏置值不是128)

尾数:0.100 ?0

该浮点代码为1, 01111110, 100 … 0 = BF200000H (最终结果要十六进制表示)阶码8位尾数23位

(5)含8位信息位的海明码,接收到报文为110010100000,判断是否出错,并求出发送端发送的正确的信息位。

分析:2k≥8+k+1,24≥8+4+1 。确定校验位为4位。校验位Pi 在2i-1 位置:1、2、4、8、…。

校验计算: 将接收到的校验位与根据数据计算出的校验做比较(也就是异或)S4=p4 ⊕ I8⊕ I7⊕ I6⊕ I5 = 1

S3=p3 ⊕ I8⊕ I4⊕ I3⊕ I2 =0

S2=p2 ⊕ I7⊕I6⊕I4⊕I3 ⊕I1 =0

S1=p1 ⊕ I7⊕I5⊕I4⊕I2⊕I1 =1

S4S3S2S1为出错的位置编码,得知第9位出错, 将其纠正为1, 发送方的信息为:11010100

注意:按教材,8位的信息位,需要校验位5位,有一位校验位放置在最高位,其实意义不大,用4位校验位就可以了。

四、分析题

(1)某机字长为16位,主存容量为64K字,指令格式为单字长单地址,共有64条指令。回答下面问题,要求有详细的分析过程。(1)若采用直接寻址方式,分析指令能否访问整

个主存空间。(2)若在指令中增加一位直接/间接寻址标志,扩充寻址方式为直接/间接寻址,指令可寻址范围是多少?分析能否访问整个主存空间。

分析:

(1)64条指令需6位编码,单字长的指令长度16位,其地址码占10位,直接寻址能访问的主存空间为:210=1K字的范围,所以不能访问整个64K的空间。

(2)增加一位直接/间接寻址标志位后,地址码部分只有9位。

直接寻址范围为:29=0.5K字空间;

间接寻址过程是,先定位到某个主存单位,再以该主存单元里的内容作为地址去访存,主存单元里存放的是一个字长16位的数据,因此能访问的空间是216=64K字。

因此,采用直接/间接寻址方式能访问整个主存空间,说明间接寻址能扩大寻址范围。

(2)已知某机采用微程序控制方式,其控制存储器容量1024×48位,微程序可在整个控制存储器种实现转移,可控制转移的条件共8个,微指令采用“水平型格式”,后继指令地址采用“断定方式”,微指令格式如下图所示。

1) 微指令中的3个字段分别应为多少位?

分析:微指令的下地址采用断定方式,其可控制转移条件8个,测试字段需要3位,下地址要能访问整个1024 (210)个控制存储器单元,需要位数是为10位。

控制存储器每个单元的长度是48位,也就是说一条微指令占48位,所以其微

命令字段为48-10-3=35位。

2)画出围绕这种微指令格式的微程序控制逻辑框图。

3)有一模型机的CPU的

数据通路如右图。分析指令:

JZ B

(条件转移指令,B为位移量)

在组合逻辑控制方式下CPU的控制过程。要求写出指令运行的各个周期、以及所涉及到的部件和微命令。

地址线存储

总线

CPU

线

控制信号

条件转移指令。

若上次运算结果有进位(z=1),转移;

若上次运算结果无进位(z=0),就顺

序执行下一条指令。

设B为位移量,转移地址=(PC)+B。

(1)取指周期

取指周期完成的微操作序列是公共操

作,与具体指令无关。

①PCout和MARin有效,完成PC经

CPU内部总线送至MAR的操作,记

作:(PC)→MAR;

②通过控制总线向主存发读命令,记

作:Read;

③存储器通过数据总线将MAR所指

单元的内容(指令)送至MDR,记作:

(MAR)→MDR;

(2)执行周期:

如果Z=1,则完成(PC)+B→PC的操

作,否则跳过以下几步。

①PCout和Yin有效,记作:(PC)→

Y(C=1);

②Ad IRout和ALUin有效,同时CU

向ALU发“ADD”控制信号,使IR

寄存器中的地址码字段B和Y的内容

相加,结果送寄存器Z,记作:Ad

(IR)+Y→Z;

③Zout和PCin有效,将运算结果送

寄存器PC,记作:(Z)→PC。

五、设计题

(1)某半导体存储器,总容量16KB。其中固化区8KB,分布在地址低端,工作区为8KB。现有如下芯片:EPROM芯片(4K×8位/片)、SRAM芯片4K×4位/片)。读写控制信号为R/W ,芯片的片选信号低电平有效。

1)确定芯片选型和数量

2)分析存储器和各芯片的地址范围、确定各芯片的片选信号

画出逻辑图(可采用门电路、2-4译码器、3-8译码器等)

分析:

(1) 固化区用选2片EPRON,进行字的扩充;RAM工作区,选4片SRAM:其中两片SRAM进行位的扩充,组成4Kx8位的一组存储器,共两组,两组再进行字的扩充。(2)16KB存储器需要地址14条,A0~A13

EPROM(4Kx8)芯片12条,A0 ~ A11

DRAM芯片:10条,A0 ~ A11

地址分配为:A13 A12 A11 ~ A0

EPROM1 0 0 0 ~ 0

0 0 1 ~ 1

EPROM2 0 1 0 ~ 0

0 1 1 ~ 1

RAM1 1 0 0 ~ 0

1 0 1 ~ 1

RAM2 1 1 0 ~ 0

1 1 1 ~ 1

片选为:A13 A12

0 0 选EPROM1

0 1 选EPROM2

1 0 选SRAM(两片进行位扩充成一组)

1 1 选SRAM(两片进行位扩充成一组)

片选信号由2-4译码器产生,A13A12作为输入。

(3)

画出各芯片的数据线和地址线:连接地址线A0~A11

EPROM连地址线D0~D7;SRAM一片接数据线D0~D3,另一片接D4~D7

EPROM不能连接R/W信号线,SRAM要连接R/W

(2)半导体存储器,总容量4KB。其中固化区2KB,选用EPROM芯片2716(2K×8/片);工作区2KB,选用SRAM芯片2114(1K×4/片)。地址总线A11~A0(低),双向数据总线D7~D0。给出地址分配和片选逻辑,并画出逻辑框图。片选信号低电平有效。

分析:ROM区2K×8b,选取1片2716

RAM区2K×8b,用2片2114进行字扩充,构成一组1K×8b的存储器,再用这两组进行字扩充,构成2K×8b的存储器,所以共需要4片2114。

地址分配与片选:

整个存储器需要12条地址线A0---A11

2716 需要11条地址线A0---A10

2114 需要10条地址线A0---A9

地址分配如下:

从上表中可以看出,将与众不同的高地址作为各芯片的片选:

2716 用A11 ,第一组2114用A11 A10 ,第二组2114用A11 A10

逻辑电路图为:

D7~D4

A11 A10

计算机组成原理试题及答案

A .(7CD )16 B. ( 7D0)16 C. (7E0)16 D. 3. 下列数中最大的数是 _______ 。 A .(10011001) 2 B. (227) 8 C. (98)16 4. ____ 表示法主要用于表示浮点数中的阶码。 A. 原码 B. 补码 C. 反码 D. 移码 5. 在小型或微型计算机里,普遍采用的字符编码是 A. BCD 码 B. 16 进制 C. 格雷码 6. 下列有关运算器的描述中, ______ 是正确的 A. 只做算术运算,不做逻辑运算 B. C. 能暂时存放运算结果 D. 7. EPROM 是指 ____ 。 A. 读写存储器 B. C. 可编程的只读存储器 D. 8. Intel80486 是 32位微处理器, Pentium 是A.16 B.32 C.48 D.64 9 .设]X ]补=1.XXX 3X 4,当满足 _________ ■寸,X > -1/2 成立。 A. X 1必须为1,X 2X 3X 4至少有一个为1 B. X 1必须为1 , X 2X 3X 4任意 C. X 1必须为0, X 2X 3X 4至少有一个为1 D. X 1必须为0, X 2X 3X 4任意 10. CPU 主要包括 _____ 。 A.控制器 B. 控制器、运算器、cache C.运算器和主存 D.控制器、ALU 和主存 11. 信息只用一条传输线 ,且采用脉冲传输的方式称为 _________ 。 A. 串行传输 B. 并行传输 C. 并串行传输 D. 分时传输 12. 以下四种类型指令中,执行时间最长的是 _________ 。 A. RR 型 B. RS 型 C. SS 型 D. 程序控制指令 13. 下列 _____ 属于应用软件。 A. 操作系统 B. 编译系统 C. 连接程序 D. 文本处理 14. 在主存和CPU 之间增加cache 存储器的目的是 _____ 。 A. 增加内存容量 B. 提高内存可靠性 C.解决CPU 和主存之间的速度匹配问题 D. 增加内存容量,同时加快存取速 度 15. 某单片机的系统程序,不允许用户在执行时改变,则可以选用 ____________ 作为存储芯 片。 A. SRAM B. 闪速存储器 C. cache D. 辅助存储器 16. 设变址寄存器为X ,形式地址为D, (X )表示寄存器X 的内容,这种寻址方式的有 效地址为 ______ 。 A. EA=(X)+D B. EA=(X)+(D) C.EA=((X)+D) D. EA=((X)+(D)) 17. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为 ___________ 。 A. 隐含寻址 B. 立即寻址 C. 寄存器寻址 D. 直接寻址 18. 下述 I/O 控制方式中,主要由程序实现的是 ________ 。 7F0)16 D. ( 152)10 o D. ASC H 码 只做加法 既做算术运算,又做逻辑运算 只读存储器 光擦除可编程的只读存储器 位微处理器。

计算机组成原理 试卷含答案

湖南师范大学2012—2013学年第一学期信息与计算科学专业2011年级期末/ 补考/重修课程 计算机组成原理考核试题 出卷人:毛禄广 课程代码:考核方式: 考试时量:分钟试卷类型:A/B/C/D 一、单选题(30分,每题2分) 1. 算术逻辑单元的简称为()B A、CPU。 B、ALU。 C、CU。 D、MAR。 2. EPROM是指()D A.读写存储器 B.只读存储器 C.闪速存储器 D.可擦除可编程只读存储器 3. 异步通信的应答方式不包括()D A、不互锁 B、半互锁 C、全互锁 D、以上都不包括 4. 三种集中式总线仲裁中,______方式对电路故障最敏感。A A、链式查询 B. 计数器定时查询 C. 独立请求D、以上都不正确 5. 下面说法正确的是:()B A、存储系统层次结构主要体现在缓存-主存层次上; B、缓存-主存层次主要解决CPU和主存速度不匹配的问题; C、主存和缓存之间的数据调动对程序员也是不透明的; D、主存和辅存之间的数据调动由硬件单独完成。 6. 动态RAM的刷新不包括( ) D A、集中刷新 B、分散刷新 C、异步刷新 D、同步刷新 7. 关于程序查询方式、中断方式、DMA方式说法错误的是()D A、程序查询方式使CPU和I/O设备处于串行工作状态,CPU工作效率不高; B、中断方式进一步提高了CPU的工作效率; C、三者中DMA方式中CPU的工作效率最高; D、以上都不正确。 第 1 页共5 页 8. 发生中断请求的条件不包括()D A.一条指令执行结束 B.一次I/O操作结束 C.机器内部发生故障 D.一次DMA操作结束 9. DMA的数据传送过程不包括()A A、初始化 B、预处理 C、数据传送 D、后处理 10. 下列数中最大的数为()B A.(10010101)2 B.(227)8 C.(96)8 D.(143)5 11. 设32位浮点数中,符号位为1位,阶码为8位,尾数位为23位,则它所能表示的最大规.格化正数为()B A +(2 – 2-23)×2+127B.[1+(1 – 2-23)]×2+127 C.+(2 – 223)×2+255D.2+127 -223 12. 定点运算中,现代计算机都采用_______做加减法运算。()B A、原码 B、补码 C、反码 D、移码 13._________中乘积的符号位在运算过程中自然形成。()C A、原码一位乘 B、原码两位乘 C、补码一位乘 D、以上都不是 14.设x为真值,x*为绝对值,则[-x*]补=[-x]补能否成立()C A、一定成立 B、不一定成立 C、不能成立 D、以上都不正确 15. 最少可以用几位二进制数即可表示任一5位长的十进制整数。()A A、17 B、16 C、15 D、18 二、填空题(共10分,每题1分) 1.总线控制分为判优控制和________。(通信控制) 2.总线通信常用四种方式________、异步通信、半同步通信、分离式通信。(同步通信) 3.按在计算机系统中的作用不同,存储器主要分为主存储器、辅助存储器、_________。(缓冲存 储器) 4.随机存取存储器按其存储信息的原理不同,可分为静态RAM和__________。(动态RAM) 5.I/O设备与主机交换信息的五种控制方式是程序查询方式、中断方式和、_________、I/O通道方 式和I/O处理机方式。(DMA方式) 6.程序查询方式中为了完成查询需要执行的三条指令分别为测试指令、________、转移指令。(传 送指令) 7.浮点数由阶码和________两部分组成。(尾数) 8.二进制数-0.1101的补码为__________。(10011) 9._______是补码一位乘中乘数符号为负时的方法。(校正法)

计算机组成原理试卷

计算机组成原理考试试题纸(A卷) 课程:计算机组成原理及系统结构班级学号:姓名: 题号一二三四五六七八九总分题分 一、选择题(10分) 1. 冯·诺依曼(Von Neumann)机工作方式的基本特点是。 A.指令流单数据流 B.按地址访问并顺序执行指令 C.堆栈操作 D.存储器按内容选择地址 2. 若一个数的编码是10000111,它的真值为+7,则该编码是。 A.原码B.反码C.补码D.移码 3. 若寄存器中存放的是数据的,则经过一次算术右移操作后, 结果相当于原来的数除以2。 A.原码B.反码C.补码D.无符号数 4.采用虚拟存储器的主要目的是。 A.提高主存储器的存取速度 B. 扩大主存储器的存储空间,并能进行自动管理调度 C.提高外存储器的存取速度 D.扩大外存储器的存储空间 5.需要刷新的存储器是。 A. Cache B.ROM C.静态存储器 D.动态存储器 6.在指令格式中,采用扩展操作码设计方案的目的是。 A.保持指令字长度不变而增加寻址空间 B. 增加指令字长度 C. 保持指令字长度不变而增加指令操作的数量 D.减少指令字长度 7.操作控制器的功能是。 A. 产生时序信号 B. 从主存取出一条指令 C. 完成指令操作码译码 D. 从主存取出指令,完成指令操作码译码,并产生有关的操作控制 信号,以解释执行该指令 8.计算机中使用总线结构便于增减外设,同时。 A. 减少了信息传输量B. 提高了信息传输速度 C. 减少了信息传输线的条数D. 三者均正确 9.周期挪用方式常用于______中。 A. 直接内存存取方式的输入/输出 B. 直接程序传送方式的输入/输出 C. CPU的某寄存器与存储器之间的直接程序传送 D. 程序中断方式的输入/输出 10.如果有多个中断同时发生,系统将根据中断优先级响应优先级最高的中断请求,若要调整中断事件的响应次序,可以通过______实现。 A.中断嵌套 B.中断向量 c.中断响应 D.中断屏蔽 二.填空题(20分) 1. 计算机系统结构的发展和演变看,早期的计算机是以为中心 的系统结构,而近代的计算机是以为中心的系统结构。 2. 在浮点加法运算中,主要的操作内容及步骤是、、。 3. 在多级存储体系中,Cache存储器的主要功能是,虚拟 存储器的主要功能是。 4. 确定计算机指令系统应满足的基本要求是、和。 5. 集中式总线控制可分为、和三种,其中 响应时间最快,对电路的故障最敏感。 6.计算机系统中,CPU对外设的管理方式有:______方式、______方式、____ _方式、__ ___方式、___ __方式五种。

2019年《计算机组成原理》试卷一

《计算机组成原理》试卷一 一.选择题(每小题1分,共20分) 1. 我国在______年研制成功了第一台电子数字计算机,第一台晶体管数字计算机于 ______年完成。b5E2RGbCAP A. 1946,1958 B. 1950,1968 C. 1958,1961 D. 1959,1965 2. 目前大多数集成电路生产中,所采用的基本材料为______。 A. 单晶硅 B. 非晶硅 C. 锑化钼 D. 硫化镉 3. 下列数中最大的数是______。 A. (100110001)2 B. (227)8 C. (98)16 D. (152)10 4. ______表示法主要用于表示浮点数中的阶码。 A. 原码 B. 补码 C. 反码 D. 移码 5. 用32位字长(其中1位符号位)表示定点小数时,所能表示的数值范围是______。 A. 0≤│N|≤1-2-32 B. 0≤│N|≤1-2-31p1EanqFDPw C. 0≤│N|≤1-2-30 D. 0≤│N|≤1-2-29DXDiTa9E3d 6. 定点运算器用来进行______。 A. 十进制数加法运算 B. 定点数运算 C. 浮点数运算 D. 即进行定点数运算也进行浮点数运算 7. 某SRAM芯片,其存储容量为64ⅹ16位,该芯片的地址线和数据线数目为______。 A. 64,16 B. 16,64 C. 64,8 D. 16,6RTCrpUDGiT 8. 闪速存储器称为______。 A. 光盘 B. 固态盘 C. 硬盘 D. 软盘 9. 二地址指令中,操作数的物理位置不可安排在______。 A. 栈顶和次栈顶 B. 两个主存单元 C. 一个主存和一个寄存器 D. 两个寄存器 10. 堆栈寻址方式中,设A为累加寄存器,SP为堆栈指示器,Msp为SP 指示器的栈顶单元,如果操作的动作是:(A)→Msp,(SP)-1→SP,那么出栈操作的动作为: A. (Msp)→A,(SP)+1→SP B. (SP)+1→SP,(Msp)→A C. (SP)-1→SP,(Msp)→A D. (Msp)→A,(SP)-1→SP 11. 中央处理器(CPU)是指______。 A. 运算器 B. 控制器 C. 运算器. 控制器和cache D. 运算器、控制器和主存储器 12. 指令寄存器的作用是______。 A. 保存当前指令的地址 B. 保存当前正在执行的指令 C. 保存下一条指令 D. 保存上一条指令 13. 下面描述的RISC机器基本概念中正确的表达是______。 A. RISC机器不一定是流水CPU B. RISC机器一定是流水CPU C. RISC机器有复杂的指令系统

计算机组成原理2003秋试卷

哈工大 2003 年 秋 季学期 题号 一 二 三 四 五 六 七 八 九 十 总分 分数 一、 填空题(24分) 1.DMA 的数据块传送可分为 、 和 阶段。 2.设 n = 16 (不包括符号位),机器完成一次加和移位各需100ns ,则原码一位乘最多需 ns,补码Booth 算法最多需 ns 。 3.设相对寻址的转移指令占2个字节,第一字节为操作码,第二字节是位移量(用补码表示),每当CPU 从存储器取出一个字节时,即自动完成(pc )+ 1→ pc 。设当前指令地址为3008H ,要求转移到300FH ,则该转移指令第二字节的内容应为 。若当前指令地址为300FH ,要求转移到3004H ,则该转移指令第二字节的内容为 。 4.设浮点数阶码为8位(含1位阶符),用移码表示,尾数为24位(含1位数符),用补码规格化表示,则对应其最大正数的机器数形式为 ,真值为 (十进制表示); 对应其绝对值最小负数的机器数形式为 ,真值为 (十进制表示)。 5.利用 指令进行输入输出操作的I/O 编址方式为统一编址。 班号 姓名 计算机组成原理 试 题

6.一个组相联映像的Cache,有128块,每组4块,主存共有16384块,每块64个字,则主存地址共位,其中主存字块标记应为位,组地址应为位,Cache地址共位。 7.和组成存储系统的层次结构。 8.在总线集中式判优控制中,方式对故障很敏感, 方式速度最快。对于同步通信而言,影响其效率的主要因素是,它一般用于场合。 二、解释下列概念(20分) 1.机器周期和时钟周期 2.周期挪用和向量地址 3.中断隐指令及其功能 4.双重分组跳跃进位

计算机组成原理试题6

计算机组成原理试题6 一、选择题(共5分,每题1分) 1.某机字长8位,采用补码形式(其中1位为符号位),则机器数所能表示的范围是______。 A.-127 ~127; B.-128 ~+128; C.-128 ~+127; D.-128 ~+128。 2.在______的计算机系统中,外设可以和主存储器单元统一编址,因此可以不使用I/O 指令。 A.单总线; B.双总线; C.三总线; D.以上三种总线。 3.某计算机字长是32位,它的存储容量是64KB.按字编址,它的寻址范围是______。 A.16KB; B.16K; C.32K; D.32KB。 4.中断向量可提供______。 A.被选中设备的地址; B.传送数据的起始地址; C.中断服务程序入口地址; D.主程序的断点地址。 5.Cache的地址映象中比较多的采用“按内容寻址”的相联存储器来实现。 A.直接映象; B.全相联映象; C.组相联映象; D.以上都有。 6.总线的异步通信方式______。 A.不采用时钟信号,只采用握手信号; B.既采用时钟信号,又采用握手信号; C.既不采用时钟信号,又不采用握手信号; D.采用时钟信号,不采用握手信号。 7.在磁盘存储器中,查找时间是______。 A.使磁头移动到要找的柱面上所需的时间; B.在磁道上找到要找的扇区所需的时间; C.在扇区中找到要找的数据所需的时间。 D.以上都不对。 8.在控制器的控制信号中,相容的信号是______的信号。 A.可以相互替代; B.可以相继出现; C.可以同时出现;

D.不可以同时出现。 9.计算机操作的最小单位时间是______。 A.时钟周期; B.指令周期; C.CPU周期; D.执行周期。 10.CPU不包括______。 A.地址寄存器; B.指令寄存器IR; C.地址译码器; D.通用寄存器。 11.寻址便于处理数组问题。 A.间接寻址; B.变址寻址; C.相对寻址; D.立即寻址。 12.设寄存器内容为10000000,若它等于0,则为______。 A.原码; B.补码; C.反码; D.移码。 13.若一个8比特组成的字符至少需10个比特来传送,这是______传送方式。 A.同步; B.异步; C.并联; D.混合。 14.设机器字长为32位,存储容量为16MB,若按双字编址,其寻址范围是。(存储器4) A.8MB; B.2M; C.4M; D.16M。 15.寻址对于实现程序浮动提供了较好的支持。 A.间接寻址; B.变址寻址; C.相对寻址; D.直接寻址。 16.超标量技术是______。 A.缩短原来流水线的处理器周期; B.在每个时钟周期内同时并发多条指令; C.把多条能并行操作的指令组合成一条具有多个操作码字段的指令; D.以上都不对。 17.在控制器的控制方式中,机器周期内的时钟周期个数可以不相同,这属于______。 A.同步控制;

计算机组成原理试题及答案 (1)#精选.

计算机组成原理试题及答案 一、填空(12分) 1.某浮点数基值为2,阶符1位,阶码3位,数符1位,尾数7位,阶码 和尾数均用补码表示,尾数采用规格化形式,用十进制数写出它所能表示的最大正数,非0最小正数,最大负数,最小负数。 2.变址寻址和基址寻址的区别是:在基址寻址中,基址寄存器提 供,指令提供;而在变址寻址中,变址寄存器提供,指令提供。 3.影响流水线性能的因素主要反映在和 两个方面。 4.设机器数字长为16位(含1位符号位)。若1次移位需10ns,一次加 法需10ns,则补码除法需时间,补码BOOTH算法最多需要时间。 5.CPU从主存取出一条指令并执行该指令的时间 叫,它通常包含若干个,而后者又包含若干个。组成多级时序系统。 二、名词解释(8分) 1.微程序控制 2.存储器带宽 3.RISC 4.中断隐指令及功能

三、简答(18分) 1. 完整的总线传输周期包括哪几个阶段?简要叙述每个阶段的工作。 2. 设主存容量为1MB,Cache容量为16KB,每字块有16个字,每字32位。 (1)若Cache采用直接相联映像,求出主存地址字段中各段的位数。 (2)若Cache采用四路组相联映像,求出主存地址字段中各段的位数。 3. 某机有五个中断源,按中断响应的优先顺序由高到低为L0,L1,L2,L3,L4,现要求优先顺序改为L3,L2,L4,L0,L1,写出各中断源的屏蔽字。

4. 某机主存容量为4M ×16位,且存储字长等于指令字长,若该机的指令系统具备120种操作。操作码位数固定,且具有直接、间接、立即、相对四种寻址方式。 (1)画出一地址指令格式并指出各字段的作用; (2)该指令直接寻址的最大范围; (3)一次间址的寻址范围; (4)相对寻址的寻址范围。 四、(6分) 设阶码取3位,尾数取6位(均不包括符号位),按浮点补码运算规则 计算 [25169?] + [24)16 11 (-?] 五、画出DMA 方式接口电路的基本组成框图,并说明其工作过程(以输入设备为例)。(8分)

计算机组成原理试题集

1.数字电子计算机的主要特点是存储容量大、(运算速度快),(运算精度高)。 2.计算机各组成部件相互连接方式,从早期的以(存储器)为中心,发展到现在以(运算器)为中心。 3.指令寄存器寄存的是(C ) A、下一条要执行的指令 B、已执行完了的指令 C 、正在执行的指令D、要转移的指令 4.衡量计算机的性能指标主要有哪些(答主要的三项指标),并说明为什么? 解:衡量计算机性能的指标主要有:计算速度、存储容量和通讯带宽等,计算机速度是反映CPU性能,也是反映计算机能力的主要指标之一。存储容量反映出计算机可以处理的数据量空间的大小。带宽反映出计算机处理信息的通讯能力。 5,决定指令执行顺序的寄存器是(PC),而记录指令执行结果的状态的寄存器是(状态字寄存器) 6.最早提出“存储程序程序”概念的是(A ) A、Babbage B、V.Neumann C、Pascal D、Bell 7.如何理解计算机组成和计算机体系结构? 8.第一台电子计算机(ENIAC)是于1946年交付使用。 9.单地址指令中为了实现两个数的算术运算,除地址码指明的一个操作数外,另一个采用(隐含)寻址方法。 10.假定指令系统有m条指令,指令操作码的位数为N位,则N至少应当等于()。 11.用n+1位字长(含一位符号位)表示原码定点整数时,所能表示的数值范围是(0﹤﹦N );用n+1位字长(含一位符号位)表示原码定点小数时,所能表示的数值范围是() 1. CPU包括()两部分。 A、ALU和累加器 B、ALU和控制器 C、运算器和控制器 D、ALU和主存储器 C 2. 计算机运算速度的单位是()。 A、MTBF B、MIPS C、MHZ D、MB B 3. 若十六进数微AC.B,则其十进制数为()。 A、254.54 B、2763 C、172.6875 D、172.625 C 4. 若十进制数据为137.5则其八进制数为()。 A、89.8 B、211.4 C、211.5 D、1011111.101

计算机组成原理试卷与答案

一、选择题 1.假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校校 验的字符码是______。 A 11001011 B 11010110 C 11000001 D 11001001 2.8位定点字长的字,采用2的补码表示时,一个字所能表示的整 数范围是______。 A .–128 ~ +127 B. –127 ~ +127 C. –129 ~ +128 D.-128 ~ +128 3.下面浮点运算器的描述中正确的句子是:______。 a)浮点运算器可用阶码部件和尾数部件实现 b)阶码部件可实现加、减、乘、除四种运算 c)阶码部件只进行阶码相加、相减和比较操作 d)尾数部件只进行乘法和减法运算 4.某计算机字长16位,它的存贮容量是64KB,若按字编址,那 么它的寻址范围是______ A. 64K B. 32K C. 64KB D. 32 KB 5.双端口存储器在______情况下会发生读/写冲突。 a)左端口与右端口的地址码不同 b)左端口与右端口的地址码相同 c)左端口与右端口的数据码不同 d)左端口与右端口的数据码相同

6.寄存器间接寻址方式中,操作数处在______。 A. 通用寄存器 B. 主存单元 C. 程序计数器 D. 堆栈 7.微程序控制器中,机器指令与微指令的关系是______。 a)每一条机器指令由一条微指令来执行 b)每一条机器指令由一段微指令编写的微程序来解释执行 c)每一条机器指令组成的程序可由一条微指令来执行 d)一条微指令由若干条机器指令组 8.按其数据流的传递过程和控制节拍来看,阵列乘法器可认为是 ______。 a)全串行运算的乘法器 b)全并行运算的乘法器 c)串—并行运算的乘法器 d)并—串型运算的乘法器 9.由于CPU内部的操作速度较快,而CPU访问一次主存所花的 时间较长,因此机器周期通常用______来规定。 a)主存中读取一个指令字的最短时间 b)主存中读取一个数据字的最长时间 c)主存中写入一个数据字的平均时间 d)主存中读取一个数据字的平均时间 10.程序控制类指令的功能是______。 A 进行算术运算和逻辑运算 B 进行主存与CPU之间的数据传送

计算机组成原理试卷5

计算机组成原理试题5 一、选择题(共5分,每题1分) 1.设寄存器内容为80H,若它对应的真值是– 127,则该机器数是 A.原码; B.补码; C.反码; D.移码。 2.下列叙述中是正确的。 A.程序中断方式中有中断请求,DMA方式中没有中断请求; B.程序中断方式和DMA方式中实现数据传送都需中断请求; C.程序中断方式和DMA方式中都有中断请求,但目的不同; D.DMA要等到指令周期结束时才进行周期窃取。 3.设机器数字长为32位,一个容量为16MB的存储器,CPU按半字寻址,其寻址范围是。 A.224; B.223; C.222; D.221。 4.在中断接口电路中,向量地址可通过送至CPU。 A.地址线; B.数据线; C.控制线; D.状态线。 5.在程序的执行过程中,Cache与主存的地址映象是由。 A.程序员调度的; B.操作系统管理的; C.由程序员和操作系统共同协调完成的; D.硬件自动完成的。 6.总线复用方式可以______。 A.提高总线的传输带宽; B.增加总线的功能; C.减少总线中信号线的数量; D.提高CUP利用率。 7.下列说法中正确的是。 A.Cache与主存统一编址,Cache的地址空间是主存地址空间的一部分; B.主存储器只由易失性的随机读写存储器构成; C.单体多字存储器主要解决访存速度的问题; D.Cache不与主存统一编址,Cache的地址空间不是主存地址空间的一部分。 8.在采用增量计数器法的微指令中,下一条微指令的地址______。 A.在当前的微指令中; B.在微指令地址计数器中; C.在程序计数器; D.在CPU中。 9.由于CPU内部操作的速度较快,而CPU访问一次存储器的时间较长,因此机器周期通常由______来确定。 A.指令周期; B.存取周期; C.间址周期; D.执行周期。

计算机组成原理试卷A卷答案

华侨大学2012—2013学年第一学期期末考试 《计算机组成原理》考试试卷(A卷) 学院课程名称考试日期 姓名专业学号 一、选择题(本大题共15小题,每小题2分,共30分)) 1、完整的计算机系统应包括_______。 A.CPU和主存B.外部设备和主机 C.主机和实用程序D.配套的硬件系统和软件系统 2、有些计算机将一部分软件永恒地存于只读存储器中,称之为_______。 A.硬件B.软件C.固件D.辅助存储器 3、冯·诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是_______。 A.指令操作码的译码结果B.指令和数据的寻址方式 C.指令周期的不同阶段D.指令和数据所在的存储单元 4、浮点数加减运算过程一般包括对阶、尾数运算、规格化、舍入和溢出判断等步骤。设浮点数的阶码和尾数都采用补码表示,且位数分别为5位和7位(均含2位符号位)。若有两个数X=27*29/32、Y=25*5/8,则浮点加法计算X+Y的最终结果是_____。 A.00111 1100010 B.00101 0001000 C.01000 0010001 D.发生溢出 5、下列关于RISC的叙述中,错误的是_______。 A.RISC普遍采用微程序控制器 B.RISC大多数指令在一个时钟周期内完成 C.RISC的内部通用寄存器数量相对CISC多 D.RISC的指令数、寻址方式和指令格式种类相对CISC少 6、在微机中,系统日期、硬盘参数与计算机配置信息等均存储在_______。 A.Cache B.ROM C.EPROM D.CMOS 7、相对于微程序控制器,硬布线控制器的特点是_______。 A.指令执行速度慢,指令功能的修改和扩展容易 B.指令执行速度慢,指令功能的修改和扩展困难 C.指令执行速度快,指令功能的修改和扩展容易 D.指令执行速度快,指令功能的修改和扩展困难 8、下列有关RAM和ROM的叙述中,正确的是_______。 ① RAM是易失性存储器,ROM是非易失性存储器 ② RAM和ROM都是采用随机存取方式进行信息访问 ③ RAM和ROM都可用做Cache ④ RAM和ROM都需要进行刷新 A.仅①②B.仅②③C.仅①②③D.仅②③④

计算机组成原理试题

计算机组成原理试题(A) 教学中心名称考点成绩 专业、班级姓名学号 一、填空题(每空1分,共10分) 1.计算机中的信息可分为两类,它们是信息和信息。 2.第二代电子数字计算机所用的基本器件是。 3.设X=-9/16,[X]补= 。 4.运算器中的核心部件是。 5.浮点表示法中,阶码决定浮点数的,尾数决定浮点数的。 6.CPU中PC的主要功能是。 7.按照信息的传送格式,接口可分为和两大类。 二、选择题(每小题2分,共20分) 1. 某主存储器按字节编址,地址线数目为16,这个存储器的容量为 . A 16K×16位B.32K×8位、C.64K ×8位 2.采用DMA方式传送数据时,每传送一个数据就要占用的时间。 A一个指令周期B.一个存储周期C.一个机器周期 3. Cache是。 A.主存的一部分 B.为扩大存储容量而设置的 C.为提高存储系统的速度而设置的 4.操作控制器的功能是。 A产生操作控制信号,以解释并执行指令 B、产生时序信号C.对指令泽码 5.中断响应时,保存PC并更新PC的内容,主要是为了. A.提高处理机的速度 B.能进入中断处理程字并能正确返回原程序 C.便于编制中断处理程序 6.计算机辅助设计是指。 A.CAD B.CAI C.CAT 7.某机字长32位,内存容量为4MW,若按字节编址,其寻址范围为. A.0~4M B。0~16M C.0~32M 8.在磁盘存储器中,与转速无关的技术指标是。 A.存储密度B.平均等待时间C.数据传输率 9.设指令中的形式地址为以相对寻址时,操作数的有效地址E=. A.(D)B.(PC)+D C.(R)+D

10.计算机中,执行部件接控制部件的命令所作的不可再分的操作称为. A.微命令B.微操作C操作 三.判断改错题(每小题2分,共10分。正确,在括号内打√;错误,则打×并更正) 1.磁盘存储器是一种随机存取存储器。() 2.零地址指令就是没有操作数的指令。() 3.时序发生器是控制器的主要部件之一。() 4.设X=10110110,采奇校验时,其校验位C=1。() 5.中断处理过程中,保存现场必须在中断服务之后进行。() 四.简答题(每小题10分,共40分) 1.CPU由哪些主要部件组成?说明各部件的作用。 2.试述高速缓冲存储器的基本设计思想和特点。 3.主机与外部设备间为什么要设置接口? 4.为什么说取指令是公操作?在取指令阶段,CPU主要完成哪些操作? 五.计算题(共10 分) 1.设X=0.0101,Y=-0.1101,用双符号补码计算X+Y=?和X-Y=?并判断其结果是否溢出。(5分) 2. 设X=8C3E(H),Y=B6DF(H),Z=54D2(H)。求X∧Y⊕Z=? (5分) 七.设计题(10分) 某机字长16 位,主存按字编址,容量为8MW,请用如下RAM芯片为该机设计一个主存。 A A0 07 1.地址线和数据线各有多少根? 2.共用多少这种芯片? 3.画出其组成框图,并正确标出各信号线。

计算机组成原理试卷及答案

计算机组成原理试题及答案 一、单项选择题(从下列各题四个备选答案中选出一个正确答案,并将其代号写在题干前面的括号内。) 1.若十进制数据为137.5则其八进制数为(B )。 A、89.8 B、211.4 C、211.5 D、1011111.101 2.若x补=0.1101010,则x原=(A )。 A、1.0010101 B、1.0010110 C、0.0010110 D、0.1101010 3.若采用双符号位,则发生正溢的特征是:双符号位为(B)。 A、00 B、01 C、10 D、11 4.原码乘法是(A )。 A、先取操作数绝对值相乘,符号位单独处理 B、用原码表示操作数,然后直接相乘 C、被乘数用原码表示,乘数取绝对值,然后相乘 D、乘数用原码表示,被乘数取绝对值,然后相乘 5.为了缩短指令中某个地址段的位数,有效的方法是采取(C)。 A、立即寻址 B、变址寻址 C、间接寻址 D、寄存器寻址 6.下列数中,最小的数是(A)。 A.(101001)2B.(52)8C.(2B)16D.45 7.下列数中,最大的数是(D)。 A.(101001)2B.(52)8C.(2B)16D.45 8.下列数中,最小的数是(D)。 A.(111111)2B.(72)8C.(2F)16D.50 9.已知:X=-0.0011,Y= -0.0101。(X+Y)补= ( A)。 A.1.1100B.1.1010 C.1.0101D.1.1000 10.一个512KB的存储器,地址线和数据线的总和是(C )。 A.17 B.19C.27D.36 11.某计算机字长是16位它的存储容量是64KB,按字编址,它们寻址范围是(C )。 A.64K B.32KB C.32K D.16KB 12.某一RAM芯片其容量为512*8位,除电源和接地端外该芯片引线的最少数目是(C )。 A.21 B.17 C.19 D.20 12.计算机内存储器可以采用(A)。 A.RAM和ROM B.只有ROM C.只有RAM D.RAM和SAM 13.单地址指令中为了完成两个数的算术操作,除地址码指明的一个操作数外,另一个数常需采用( C) 。 A.堆栈寻址方式 B.立即寻址方式 C.隐含寻址方式 D.间接寻址方式 14.零地址运算指令在指令格式中不给出操作数地址,因此它的操作数来自(B)。 A.立即数和栈顶 B.栈顶和次栈顶 C.暂存器和栈顶 D.寄存器和内存单元 15.指令系统中采用不同寻址方式的目的主要是( C)。 A.实现存储程序和程序控制 B.可以直接访问外存 C.缩短指令长度,扩大寻址空间,提高编程灵活性 D.提供扩展操作码的可能并降低指令译码难度 16.用于对某个寄存器中操作数的寻址方式称为( C)寻址。 A.直接 B.间接 C.寄存器直接 D.寄存器间接 17.寄存器间接寻址方式中,操作数处在( B )。 A.通用寄存器 B.贮存单元 C.程序计数器 D.堆栈 18.RISC是(A)的简称。 A.精简指令系统计算机 B.大规模集成电路

计算机组成原理试卷答案及解析

华东交通大学2014—2015学年第二学期考试卷 试卷编号: ( A )卷 计算机组成原理 课程 课程类别:必√、限、任 闭卷( )、开卷(范围)(√):仅限上课教材考试日期:2015-6-25 考生注意事项:1、本试卷共 页,总分100分,考试时间120分钟。 2、考试结束后,考生不得将试卷、答题纸和草稿纸带出考场。 一、填空题(每空1分,共20分)。 1、外部设备包括_______、_______和_______,又叫外围设备。 2、系统软件主要包括_______、_______和________。 3、4位二进制数可表示______种代码,8位二进制数可表示_______种代码。 4、浮点数运算可由_______运算和_______来实现。 5、一条指令包括_______和_______两个部分,它们都是采用_______表示的。 6、主机对主存的主要要求是_______、_______和________、_______。 7、控制器的三个功能是决定_______,给出_______,处理_______。 二、选择题(每题2分,共30分) 1、已知:[X]补=,[Y]补=01001010,则[X-Y]补=______。 A. B. C. D.溢出 2、在用________表示的机器中,零的表示是唯一的。 A.原码 B.反码 C.补码 D.阶码 存储器的内容应与主存储器的相应单元的内容_______。

A.保持一致 B.可以不一致 C.无关 4、在总线中地址总线的功能是_______。 A.用于选择存储器单元 B.用于选择存储器单元和各个通用寄存器 C. 用于选择进行信息传输的设备 D.用于选择指定存储器单元和选择I/O设备接口电路的地址 5、现代计算机的处理对象是________。 A.二进制数 B. 文字 C. 十进制数 D.电压、电流 6、计算机中数据处理中心是________。 A.主机 B.运算器 C. 控制器 O系统 7、中断向量地址是_______。 A.子程序的入口地址 B.中断服务子程序的入口地址 C.中断服务子程序入口地址指示器 D. 外设程序入口地址 8、计算机存储器用来存放被运算的数据和程序,如果读出一个存储单元的内容后,该单元的内容________。 A.清零 B.保持不变 C.被取走 D. 不定 9、CPU中通过寄存器的位数决定________。 A.指令长度 B.数的精度 C.机器字长 D.主存储量 10、下列哪种指令不属于程序控制指令。 A. 无条件转移指令 B. 条件转移指令 C. 中断隐指令 D. 转移指令 11、计算机的中央处理器是指_________。 A. 主机 B. 运算器 C. CPU D. 控制器 12、计算机可以运行用各种高级程序语言设计编写的程序,但都必须经过变换成最终计算机能够辨别的,才能执行。 A.二进制机器语言 B.汇编语言 C.中间语言 D.操作系统语言

计算机组成原理试卷4

计算机组成原理试题4 一、选择题(共20分,每题1分) 1.一条指令中包含的信息有。 A.操作码、控制码; B.操作码、向量地址; C.操作码、地址码。 2.在各种异步通信方式中,______速度最快。 A.全互锁; B.半互锁; C.不互锁。 3.一个512KB的存储器,其地址线和数据线的总和是______。 A.17; B.19; C.27。 4.在下列因素中,与Cache的命中率无关的是。) A.Cache块的大小; B.Cache的容量; C.主存的存取时间。 5.在计数器定时查询方式下,若计数从0开始,则______。 A.设备号小的优先级高; B.每个设备使用总线的机会相等; C.设备号大的优先级高。 6.Cache的地址映象中,若主存中的任一块均可映射到Cache内的任一块的位置上,称作。 A.直接映象; B.全相联映象; C.组相联映象。 7.中断服务程序的最后一条指令是______。 A.转移指令; B.出栈指令; C.中断返回指令。 8.微指令操作控制字段的每一位代表一个控制信号,这种微程序的控制(编码)方式是______。 A.字段直接编码; B.直接编码; C.混合编码。 9.在取指令操作之后,程序计数器中存放的是______。 A.当前指令的地址; B.程序中指令的数量; C.下一条指令的地址。 10.以下叙述中______是正确的。 A.RISC机一定采用流水技术;

B.采用流水技术的机器一定是RISC机; C.CISC机一定不采用流水技术。 11.在一地址格式的指令中,下列是正确的。 A.仅有一个操作数,其地址由指令的地址码提供; B.可能有一个操作数,也可能有两个操作数; C.一定有两个操作数,另一个是隐含的。 12.在浮点机中,判断原码规格化形式的原则是______。 A.尾数的符号位与第一数位不同; B.尾数的第一数位为1,数符任意; C.尾数的符号位与第一数位相同; D.阶符与数符不同。 13.I/O采用不统一编址时,进行输入输出操作的指令是______。 A.控制指令; B.访存指令; C.输入输出指令。 14.设机器字长为64位,存储容量为128MB,若按字编址,它的寻址范围是。 A.16MB; B.16M; C.32M。 15.寻址便于处理数组问题。 A.间接寻址; B.变址寻址; C.相对寻址。 16.超标量技术是______。 A.缩短原来流水线的处理器周期; B.在每个时钟周期内同时并发多条指令; C.把多条能并行操作的指令组合成一条具有多个操作码字段的指令。 17.以下叙述中______是错误的。 A.取指令操作是控制器固有的功能,不需要在操作码控制下完成; B.所有指令的取指令操作都是相同的; C.在指令长度相同的情况下,所有指令的取指操作都是相同的。 18.I/O与主机交换信息的方式中,中断方式的特点是______。 A.CPU与设备串行工作,传送与主程序串行工作; B.CPU与设备并行工作,传送与主程序串行工作; C.CPU与设备并行工作,传送与主程序并行工作。 19.设寄存器内容为11111111,若它等于+127,则为______。 A.原码; B.补码; C.反码; D.移码。 20.设机器数采用补码形式(含l位符号位),若寄存器内容为9BH,则对应的十进制数为______。 A.-27; B.-97;

计算机组成原理试题5

本科生期末试卷(五) 一、选择题(每小题1分,共15分) 1某机字长64位,1位符号位,63位表示尾数,若用定点整数表示,则最大正整数位( B )。 A +(263-1) B +(264-1) C -(263-1) D -(264-1) 2请从下面浮点运算器中的描述中选出两个描述正确的句子()。 A 浮点运算器可用两个松散连接的定点运算部件一阶码和尾数部件来实现。 B 阶码部件可实现加,减,乘,除四种运算。 C 阶码部件只进行阶码相加,相减和比较操作。 D 尾数部件只进行乘法和除法运算。 3存储单元是指( B )。 A 存放1个二进制信息位的存储元 B 存放1个机器字的所有存储元集合 C 存放1个字节的所有存储元集合 D 存放2个字节的所有存储元集合 4某机字长32位,存储容量1MB,若按字编址,它的寻址范围是()。 A 0—1M B 0—512KB C 0—56K D 0—256KB 5用于对某个寄存器中操作数的寻址方式为( D )。 A 直接 B 间接 C 寄存器直接 D 寄存器间接 6程序控制类的指令功能是( D )。 A 进行算术运算和逻辑运算 B 进行主存与CPU之间的数据传送 C 进行CPU和I/O设备之间的数据传送

D 改变程序执行的顺序 7指令周期是指( C )。 A CPU从主存取出一条指令的时间 B CPU执行一条指令的时间 C CPU从主存取出一条指令加上执行一条指令的时间 D 时钟周期时间 8描述当代流行总线结构中基本概念不正确的句子是()。 A 当代流行的总线不是标准总线 B 当代总线结构中,CPU和它私有的cache一起作为一个模块与总线相连 C 系统中允许有一个这样的CPU模块 9 CRT的颜色为256色,则刷新存储器每个单元的字长是()。 A 256位 B 16位 C 8位 D 7位 10发生中断请求的条件是( C )。 A 一条指令执行结束 B 一次I/O操作结束 C 机器内部发生故障 D 一次DMA操作结束 11中断向量地址是( B )。 A 子程序入口地址 B 中断服务程序入口地址 C 中断服务程序入口地址指示器 D 例行程序入口地址 12 IEEE1394所以能实现数据传送的实时性,是因为()。 A 除异步传送外,还提供同步传送方式

计算机组成原理试卷

考试科目名称 计算机组织与系统结构 (A卷)2008——2009学年第 2 学期 教师 袁春风/窦万春考试方式:闭卷系(专业) 计算机科学与技术年级 2007班级 学号 姓名 成绩 题号一二三四五六 分数 一、填空题(本大题共10小题,每空1分,共20分) 得分 1. 在计算机系统层次结构中,指令集体系结构(或ISA,或指令系统)处于硬件和软件交界面, 硬件所有功能由它集中体现,软件通过它在硬件上执行。 2. 任何高级语言源程序或汇编语言源程序都必须翻译成机器代码才能在硬件上执行。完成这种翻译转 换任务的程序有汇编程序、解释程序(或解释器)和编译程序(或编译器)三类。 3. 响应时间和吞吐率(或带宽,或数据传输率)是衡量一个计算机系统好坏的两个基本性 能。不同应用场合,用户关心的性能不同。例如,对于银行、证券等事务处理系统来说,事务处理用户主要关心的是响应时间。 4. 一个变量在计算机内部用0或1编码表示的数被称为机器数,变量真正的值被称为真值。 5. 假定某变量x存放在寄存器R1中为1111 1111 1111 1111 1111 1011 1100 0000B,则变量x在屏 幕上用16进制显示为0x FFFFFBC0 。若x的类型为int,则x的值为 -1088; 对R1进行算术左移4位后的值在屏幕上显示为0x FFFFBC00 ;对R1算术右移4位后为0x FFFFFFBC ;对R1逻辑右移4位后为0x 0FFFFFBC 。 6. 与硬连线路控制器相比,微程序控制器的缺点是速度慢。 7. 假定某计算机采用小端方式,按字节编址。若某变量x的主存地址为00001000H,其数据类型为float, 已知x=-1.5,则主存地址00001000H和00001003H中存放的内容分别是00 H和BF H。 8. 可以用一个特殊的Cache来记录最近使用页的页表项,因为页表项主要用于地址转换,所以把这种 特殊的Cache称为转换后援缓冲器,简称TLB (或快表)。 9. 当处理器发现有未被屏蔽的中断请求发生时,通常通过执行一个“中断隐指令”进行中断响应。在 中断响应过程中,完成三个任务,它们是关中断(或清除中断允许标志)、保存断点(及机器状态)、将中断服务程序首地址送PC。 10. 现代计算机的主存大多采用字节编址方式。所以,假定一个分页虚拟存储器系统的虚拟地址位数为 48位,则虚拟(逻辑)地址空间大小应为256TB。若页面大小为512KB,则一个程序最多可以有512M (或229)个页面。

相关文档